• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

TAMARU Keikichi  田丸 啓吉

ORCIDConnect your ORCID iD *help
… Alternative Names

田丸 啓一  タマル ケイキチ

Less
Researcher Number 10127102
External Links
Affiliation (based on the past Project Information) *help 1999: Okayama Univ. Sci., Fac. Engin., Prof., 工学部, 教授
1999: 岡山理科大学, 電子工学科, 教授
1998: 京都大学, 大学院・情報科学研究科, 教授
1998: 京都大学, 情報学研研究科, 教授
1998: Kyoto University, Dept.of Communications and Computer Engineering, Professor, 情報学研究科, 教授 … More
1997 – 1998: 京都大学, 大学院・工学研究科, 教授
1995 – 1997: Kyoto University, Graduate School of Engineering, Professor, 工学研究科, 教授
1996: 京都大学, 大学院工学研究科, 教授
1995: 京都大学, 大学院・工学研究科, 教授
1987 – 1994: 京都大学, 工学部, 教授 Less
Review Section/Research Field
Principal Investigator
電子デバイス・機器工学 / 情報工学 / 計算機工学 / 計算機科学
Except Principal Investigator
電子デバイス・機器工学 / 計算機科学 / 情報工学
Keywords
Principal Investigator
VLSI / FMPP / Parallel Processing / 並列処理 / 機能メモリ / Symbolic Layout / アナログLSI / シンボリックレイアウト / DSP / Image Compression … More / 低ビットレート / 画像圧縮 / 高速バス / Analog LSI / Functional Memory / CAM / 連想メモリ / コンパクション / Compaction / Methodology of Block Placement / Layout Editor / Hierarchical Design / CAD System / デバイスシミュレータ / 自動設計 / 回路記述 / 回路解析 / レイアウト / LSI / アナログ回路 / オペアンプの自動設計 / ブロック配置手法 / レイアウトエディタ / 階層設計 / CADシステム / Low-rate / Multimedia / マルチメディア / Low Bit-rate / Vector Quantization / 光通信 / 超並列処理 / LSI Design System / Reuse of Design Knowledge / Knowledge Aquisition / Analog ASIC / Design Methodology of Analog LSI / Reuse of Design Procedure / アナログ回路最適化 / アナログレイアウト合成 / アナログ回路合成 / モジュールジェネレータ / アナログCAD / 設計知識獲得 / LSI設計システム / 知識再利用 / 知識獲得 / アナログASIC / アナログ回路設計手法 / 設計方法の再利用 / Geometrical processing / Content addressable memory / Hardware engine / Layout verification / LSI layout / Design rule check / ハードウエアエンジン / 図形演算 / ハードウェアエンジン / デザインルールチェック / レイアウト検証 / LSIレイアウト / 図形処理専用計算機 / Massively Parallel Processing / Massively Parallel Computation / SIMD / Massively Parallel Algorithm / Content Addressable Memory / Functional Memory Type Parallel Processor Architecture / 神経回路網 / 論理シミュレ-ションエンジン / 並列計算機 / 集積回路 / 超並列計算ア-キテクチャ / 計算機アーキテクチャ / 超並列計算機アーキテクチャ / 機能メモリ型並列プロセサ / 超並列計算機 / 超並列演算 / 超並列アルゴリズム / 機能メモリ型並列プロセサアーキテクチャ / CAD Framework / Module Generator / LSI CAD / Circuit Synthesis / Logic Synthesis / Automatic Layout / Integrated Analog-Digital CAD System / アナログ-ディジタル統合CAD / アナログ-ディジタル混載LSI / ディジタルLSI / CADデ-タベ-ス / 自動論理合成 / アナログ回路自動合成 / シンポリックレイアウト / アナログ-ディジタル統合CADシステム / CADデザインフレ-ムワ-ク / モジュ-ルジェネレ-タ / LSIのCAD / 回路合成 / 論理合成 / 自動レイアウト / アナログーディジタル統合CADシステム … More
Except Principal Investigator
ASIC / 動画像圧縮 / 集積回路 / Video Compression / LSI / Low Power / Memory Distribution / Design Techniques / Architecture / Motion Estimation / プロセッサ アレー / 設計手法 / 低消費電力 / アーキテクチャ / プロセッサアレー / 動き補償 / Input reordering / Gate sizing / Standard cell library / Library generation / Cell-base design / High speed design / Low power design / optimization of detailed design / 最適化設計 / CMOS理論ゲート / 遅延時間モデル / 消費電力モデル / 遅延最適化 / 物理設計 / システムLSI / ディープサブミクロンプロセス / 遅延最小化 / クロストーク / 低消費電力化 / 詳細設計 / 接続最適化 / ゲート寸法最適化 / スタンダードセルライブラリ / ライブラリ生成 / セルベース設計 / 高速化設計 / 低消費電力化設計 / 詳細設計最適化 / Worst Case Analysis / Circuit Simulation / Statistical Analysis / Matching Analysis / Parameter Extraction / Intermediate Model / Statistical Modeling / Scaled MOSFET / 共通モデル / 歩留り / 統計的設計最適化 / パラメータ抽出 / 統計的モデル化 / ばらつきモデル / ワ-ストケース解析 / 回路シミュレーション / 統計的回路解析 / 比精度解析 / モデルパラメータ抽出 / 中間モデル / 統計モデル / MOSFET / Neural Network / Higher-Radix Arithmetic Circuits / Moving Picture Compression / Self-Timed Urtra-Highlv-Parallel Architecture / Functional Memory / Nueron MOS / Current-Mode Multiple-Valued Integrated Circuits / Logic-In-Memory VLSI / 超多値光コンピューティング / 多次元流れ型超並列処理 / 並列乗算器 / 並列構造VLSIプロセッサ / 実世界応用知能集積システム / 多波長光インタコネクション / 自己タイミング型超並列アーキテクチャ / フォールトトレラントニューラルネットワーク / 算術演算回路 / 多値CAM / ロジックインメモリアーキテクチャ / 多値集積回路 / 機能集積イメージセンサ / 自己タイミング超並列アーキテクチャ / 知能集積システム / ニューラルネットワーク / 高基数算術演算回路 / 自己タイミング長並列アーキテクチャ / 機能メモリ / ニューロンMOS / 電流モード多値集積回路 / ロジックインメモリVLSI / Analog HDL / Analog CAD / Circuit Design / Layout Design / Optimization / Analog Layout / Analog Circuit / アナログHDL / アナログCAD / 回路設計 / レイアウト設計 / 最適化 / アナログレイアウト / アナログ回路 / Gate Array / Standard Cell / LSI Design / Comprehenseve Benchmarks / LSI CAD / Symbolic Layout / Standard Library / ゲートアレー / スタンダードセル / LSI設計 / 総合ベンチマークセット / LSIのCAD / シンボリックレイアウト / 標準ライブラリ / Functional Level Simulation / Binary Decision Diagram / Combinational Logic Circuits / Sequential Circuits / Arithmetic Functions / Functional Information Extraction / Design Verification / Logic Synthesis / 回路抽出 / 機能表 / レジスタ転送レベル / SBDD / 自動論理合成 / 統合ベンチマ-ク / マニュアルの作成支援 / ドキュメント / 機能記述言語 / 設計検証 / 機能レベルシミュレ-ションモデル / 算術演算機能 / 2分決定木 / 順序回路 / 組み合わせ論理回路 / 論理合成 / 機能情報抽出 Less
  • Research Projects

    (14 results)
  • Co-Researchers

    (18 People)
  •  Development of a Functional LSI Achieving Low-rate Multimedia Data Transmission.Principal Investigator

    • Principal Investigator
      ONODERA Hidetoshi, 田丸 啓吉
    • Project Period (FY)
      1998 – 2000
    • Research Category
      Grant-in-Aid for Scientific Research (B).
    • Research Field
      電子デバイス・機器工学
    • Research Institution
      KYOTO UNIVERSITY
  •  Development of a Memory-Based Low-Energy Processor for Real-Time Motion

    • Principal Investigator
      MOSHNYAGA Vashily
    • Project Period (FY)
      1998 – 1999
    • Research Category
      Grant-in-Aid for Scientific Research (C)
    • Research Field
      電子デバイス・機器工学
    • Research Institution
      Fukuoka University
  •  Optimization of detailed design for UDSM (ultra deep submicron) integrated circuits

    • Principal Investigator
      ONODERA Hidetoshi
    • Project Period (FY)
      1997 – 1998
    • Research Category
      Grant-in-Aid for Scientific Research (C)
    • Research Field
      電子デバイス・機器工学
    • Research Institution
      KYOTO UNIVERSITY
  •  Statistical modeling method for scaled MOSFET

    • Principal Investigator
      ONODERA Hidetoshi
    • Project Period (FY)
      1996 – 1997
    • Research Category
      Grant-in-Aid for Scientific Research (A)
    • Research Field
      電子デバイス・機器工学
    • Research Institution
      KYOTO UNIVERSITY
  •  Ultra-Parallel and Ultra-High-Speed Architecture for Ultimate Integration

    • Principal Investigator
      KAMEYAMA Michitaka
    • Project Period (FY)
      1995 – 1998
    • Research Category
      Grant-in-Aid for Scientific Research on Priority Areas
    • Research Institution
      Tohoku University
  •  Development of a Computing System by a Functional Memory Type Parallel Processor.Principal Investigator

    • Principal Investigator
      TAMARU Keikichi
    • Project Period (FY)
      1995 – 1997
    • Research Category
      Grant-in-Aid for Scientific Research (A)
    • Research Field
      計算機科学
    • Research Institution
      KYOTO UNIVERSITY
  •  Development of Comprehensive Set of LSI CAD Benchmarks

    • Principal Investigator
      ONODERA Hidetoshi
    • Project Period (FY)
      1994 – 1995
    • Research Category
      Grant-in-Aid for Developmental Scientific Research (B)
    • Research Field
      計算機科学
    • Research Institution
      KYOTO UNIVERSITY
  •  Simultaneous Circuit and Layout Design Method for Analog LSIs under Performance Constraints

    • Principal Investigator
      ONODERA Hidetoshi
    • Project Period (FY)
      1994 – 1995
    • Research Category
      Grant-in-Aid for General Scientific Research (C)
    • Research Field
      計算機科学
    • Research Institution
      KYOTO UNIVERSITY
  •  Effective Design Methodology for Analog LSIs that Acquires and Reuses DesignPrincipal Investigator

    • Principal Investigator
      TAMARU Keikichi
    • Project Period (FY)
      1993 – 1995
    • Research Category
      Grant-in-Aid for General Scientific Research (B)
    • Research Field
      電子デバイス・機器工学
    • Research Institution
      KYOTO UNIVERSITY
  •  Development of a Computer Specific to LSI Geometrical ProcessingPrincipal Investigator

    • Principal Investigator
      TAMARU Keikichi
    • Project Period (FY)
      1992 – 1994
    • Research Category
      Grant-in-Aid for Developmental Scientific Research (B)
    • Research Field
      情報工学
    • Research Institution
      KYOTO UNIVERSITY
  •  Studies on Functional Memory Type Parallel Processor Architectures and Their Massively Parallel Algorithms.Principal Investigator

    • Principal Investigator
      TAMARU Keikichi
    • Project Period (FY)
      1990 – 1992
    • Research Category
      Grant-in-Aid for General Scientific Research (B)
    • Research Field
      情報工学
    • Research Institution
      KYOTO UNIVERSITY
  •  Research on High-Level Information Extraction in Integrated Circuit Design

    • Principal Investigator
      YASUURA Hiroto
    • Project Period (FY)
      1990 – 1991
    • Research Category
      Grant-in-Aid for General Scientific Research (C)
    • Research Field
      情報工学
    • Research Institution
      Kyoto University
  •  Development of an Integrated Analog-Digital CAD SystemPrincipal Investigator

    • Principal Investigator
      TAMARU Keikichi
    • Project Period (FY)
      1989 – 1991
    • Research Category
      Grant-in-Aid for Developmental Scientific Research
    • Research Field
      計算機工学
    • Research Institution
      Kyoto University
  •  Studies on a Hierarchical CAD System for Analog LSIsPrincipal Investigator

    • Principal Investigator
      TAMARU Keikichi
    • Project Period (FY)
      1987 – 1988
    • Research Category
      Grant-in-Aid for General Scientific Research (B)
    • Research Field
      計算機工学
    • Research Institution
      Kyoto University
  • 1.  ONODERA Hidetoshi (80160927)
    # of Collaborated Projects: 14 results
    # of Collaborated Products: 0 results
  • 2.  KOBAYASHI K (70252476)
    # of Collaborated Projects: 9 results
    # of Collaborated Products: 0 results
  • 3.  MOSHNYAGA Vasily (40243050)
    # of Collaborated Projects: 7 results
    # of Collaborated Products: 0 results
  • 4.  YASUURA Hiroto (80135540)
    # of Collaborated Projects: 7 results
    # of Collaborated Products: 0 results
  • 5.  UESAKA T (30213333)
    # of Collaborated Projects: 2 results
    # of Collaborated Products: 0 results
  • 6.  NAKAJIMA Masamitsu (60025939)
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 7.  KAMEYAMA Michitaka (70124568)
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 8.  TERADA Hiroaki (80028985)
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 9.  HIGUCHI Tatsuo (20005317)
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 10.  TOHMA Yoshihiro (50016317)
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 11.  TSURUTA Naoyuki (60227478)
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 12.  SHUDO Kosho (70078632)
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 13.  SHINPO Shintaro
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 14.  KANBARA Hiroyuki
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 15.  YOSHIDA Toyohiko
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 16.  MATSUZAWA Akira
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 17.  寺井 正幸
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results
  • 18.  TERAI M
    # of Collaborated Projects: 1 results
    # of Collaborated Products: 0 results

URL: 

Are you sure that you want to link your ORCID iD to your KAKEN Researcher profile?
* This action can be performed only by the researcher himself/herself who is listed on the KAKEN Researcher’s page. Are you sure that this KAKEN Researcher’s page is your page?

この研究者とORCID iDの連携を行いますか?
※ この処理は、研究者本人だけが実行できます。

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi