• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

中原 啓貴  Nakahara Hiroki

ORCIDORCID連携する *注記
研究者番号 20624414
その他のID
所属 (現在) 2025年度: 東北大学, 未踏スケールデータアナリティクスセンター, 教授
所属 (過去の研究課題情報に基づく) *注記 2023年度 – 2024年度: 東北大学, 未踏スケールデータアナリティクスセンター, 教授
2016年度 – 2022年度: 東京工業大学, 工学院, 准教授
2014年度 – 2015年度: 愛媛大学, 理工学研究科, 講師
2012年度 – 2013年度: 鹿児島大学, 理工学研究科, 助教
審査区分/研究分野
研究代表者
小区分60040:計算機システム関連 / 合同審査対象区分:小区分60040:計算機システム関連、小区分60090:高性能計算関連 / 小区分60090:高性能計算関連 / 計算機システム / 計算機システム・ネットワーク
キーワード
研究代表者
FPGA / Machine Learning / AI / 計算機システム / 深層学習 / CNN / Deep Learning / 組込みシステム / Transformer / Noise Convolution … もっと見る / 高性能計算 / 画像圧縮 / LSI / ノイズCNN / 雑音畳み込み / ニューラルネットワーク / Machine learning / DSP / Signal Processing / 再構成可能LSI / 信号処理 / 分光器 / 電波天文 / RNS / FFT / Spectrometer / Digital Signal / Radio Telescope / プロセッサ / 多値決定グラフ / コンパイラ / 組込みプロセッサ / 決定グラフ / パケット分類 / 組み込みシステム / CPU / MDD / BDD / Processor / Multi-valued Logic / Decision Diagram 隠す
  • 研究課題

    (4件)
  • 研究成果

    (73件)
  • 共同研究者

    (4人)
  •  Binary Vision Transformer の専用ハードウェアに関する研究研究代表者

    • 研究代表者
      中原 啓貴
    • 研究期間 (年度)
      2024 – 2028
    • 研究種目
      基盤研究(B)
    • 審査区分
      小区分60040:計算機システム関連
      小区分60090:高性能計算関連
      合同審査対象区分:小区分60040:計算機システム関連、小区分60090:高性能計算関連
    • 研究機関
      東北大学
  •  雑音畳込みニューラルネットワークの研究開発研究代表者

    • 研究代表者
      中原 啓貴
    • 研究期間 (年度)
      2019 – 2023
    • 研究種目
      基盤研究(B)
    • 審査区分
      小区分60040:計算機システム関連
    • 研究機関
      東北大学
      東京工業大学
  •  次世代電波望遠鏡用周波数解析装置の研究開発研究代表者

    • 研究代表者
      中原 啓貴
    • 研究期間 (年度)
      2015 – 2018
    • 研究種目
      若手研究(A)
    • 研究分野
      計算機システム
    • 研究機関
      東京工業大学
      愛媛大学
  •  多値決定グラフに基く汎用プロセッサの研究開発研究代表者

    • 研究代表者
      中原 啓貴
    • 研究期間 (年度)
      2012 – 2014
    • 研究種目
      若手研究(B)
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      愛媛大学
      鹿児島大学

すべて 2023 2022 2021 2020 2019 2018 2017 2016 2015 2014 2013 2012 その他

すべて 雑誌論文 学会発表

  • [雑誌論文] Remarn: A Reconfigurable Multi-threaded Multi-core Accelerator for Recurrent Neural Networks2023

    • 著者名/発表者名
      Zhiqiang Que, Hiroki Nakahara, Hongxiang Fan, He Li, Jiuxi Meng, Kuen Hung Tsoi, Xinyu Niu, Eriko Nurvitadhi, Wayne Luk:
    • 雑誌名

      ACM Trans. Reconfigurable Technol.

      巻: 16 ページ: 1-26

    • 査読あり / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] Optimizations of Ternary Generative Adversarial Networks2022

    • 著者名/発表者名
      Kennichi Nakamura, Hiroki Nakahara
    • 雑誌名

      IEEE Int. Symp. on Multi-valued Logic (ISMVL)

      ページ: 158-163

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] Multilayer Perceptron Training Accelerator Using Systolic Array2022

    • 著者名/発表者名
      Takeshi Senoo, Akira Jinguji, Ryosuke Kuramochi, Hiroki Nakahara
    • 雑誌名

      EICE Trans. Inf. Syst.

      巻: 105-D(12) ページ: 2048-2056

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] Recurrent Neural Networks With Column-Wise Matrix-Vector Multiplication on FPGAs2022

    • 著者名/発表者名
      Zhiqiang Que, Hiroki Nakahara, Eriko Nurvitadhi, Andrew Boutros, Hongxiang Fan, Chenglong Zeng, Jiuxi Meng, Kuen Hung Tsoi, Xinyu Niu, Wayne Luk
    • 雑誌名

      IEEE Trans. Very Large Scale Integr. Syst.

      巻: 30(2) ページ: 227-237

    • 査読あり / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] Fast Interface with Ensemble Ternary Neural Network2022

    • 著者名/発表者名
      Ryota Kayanoma, Hiroki Nakahara
    • 雑誌名

      IEEE Int. Symp. on Multi-valued Logic (ISMVL)

      ページ: 182-187

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] FPGA-Based Inter-layer Pipelined Accelerators for Filter-Wise Weight-Balanced Sparse Fully Convolutional Networks with Overlapped Tiling2021

    • 著者名/発表者名
      Masayuki Shimoda, Youki Sada, Hiroki Nakahara
    • 雑誌名

      J. Signal Process. Syst.

      巻: 93(5) ページ: 499-512

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] A Low-Latency Inference of Randomly Wired Convolutional Neural Networks on an FPGA2021

    • 著者名/発表者名
      Ryosuke Kuramochi, Hiroki Nakahara
    • 雑誌名

      IEICE Trans. Inf. Syst.

      巻: 104-D(12) ページ: 2068-2077

    • NAID

      130008123389

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] Weight Sparseness for a Feature-Map-Split-CNN Toward Low-Cost Embedded FPGAs2021

    • 著者名/発表者名
      Akira Jinguji, Shimpei Sato, Hiroki Nakahara
    • 雑誌名

      IEICE Trans. Inf. Syst.

      巻: 104-D(12) ページ: 2040-2047

    • NAID

      130008123390

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] Energy-Efficient ECG Signals Outlier Detection Hardware Using a Sparse Robust Deep Autoencoder2021

    • 著者名/発表者名
      Naoto Soga, Shimpei Sato, Hiroki Nakahara
    • 雑誌名

      IEICE Trans. Inf. Syst

      巻: 104-D(8) ページ: 1121-1129

    • NAID

      130008070358

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] SENTEI: Filter-Wise Pruning with Distillation towards Efficient Sparse Convolutional Neural Network Accelerators2020

    • 著者名/発表者名
      Masayuki Shimoda, Youki Sada, Ryosuke Kuramochi, Shimpei Sato, Hiroki Nakahara
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E103.D 号: 12 ページ: 2463-2470

    • DOI

      10.1587/transinf.2020PAP0013

    • NAID

      130007948567

    • ISSN
      0916-8532, 1745-1361
    • 年月日
      2020-12-01
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] GUINNESS: A GUI Based Binarized Deep Neural Network Framework for Software Programmers2019

    • 著者名/発表者名
      Hiroki Nakahara, Haruyoshi Yonekawa, Tomoya Fujii, Masayuki Shimoda, Shimpei Sato
    • 雑誌名

      IEICE Trans. Inf. Syst.

      巻: 102-D(5) ページ: 1003-1011

    • NAID

      130007641155

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] Power Efficient Object Detector with an Event-Driven Camera for Moving Object Surveillance on an FPGA2019

    • 著者名/発表者名
      Masayuki Shimoda, Shimpei Sato, Hiroki Nakahara
    • 雑誌名

      IEICE Trans. Inf. Syst.

      巻: 102-D(5) ページ: 1020-1028

    • NAID

      130007641234

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19H04078
  • [雑誌論文] BRein Memory: A Single-Chip Binary/Ternary Reconfigurable in-Memory Deep Neural Network Accelerator Achieving 1.4 TOPS at 0.6 W2018

    • 著者名/発表者名
      Kota Ando, Kodai Ueyoshi, Kentaro Orimo, Haruyoshi Yonekawa, Shimpei Sato, Hiroki Nakahara, Shinya Takamaeda-Yamazaki, Masayuki Ikebe, Tetsuya Asai, Tadahiro Kuroda, Masato Motomura
    • 雑誌名

      IEEE Journal of Solid-State Circuits

      巻: 53(4) ページ: 983-994

    • 査読あり
    • データソース
      KAKENHI-PROJECT-15H05304
  • [雑誌論文] A Threshold Neuron Pruning for a Binarized Deep Neural Network on an FPGA2018

    • 著者名/発表者名
      Tomoya Fujii, Shimpei Sato, Hiroki Nakahara
    • 雑誌名

      IEICE Transactions

      巻: 101-D(2) ページ: 376-386

    • NAID

      130006328491

    • 査読あり
    • データソース
      KAKENHI-PROJECT-15H05304
  • [雑誌論文] An FPGA Realization of a Random Forest with k-Means Clustering Using a High-Level Synthesis Design2018

    • 著者名/発表者名
      Akira Jinguji, Shimpei Sato, Hiroki Nakahara
    • 雑誌名

      IEICE Transactions

      巻: 101-D(2) ページ: 354-362

    • NAID

      130006328469

    • 査読あり
    • データソース
      KAKENHI-PROJECT-15H05304
  • [雑誌論文] LUT cascades based on edge-valued multi-valued decision diagrams: Application to packet classification2016

    • 著者名/発表者名
      H. Nakahara, T. Sasao, H. Iwamoto, and M. Matsuura
    • 雑誌名

      IEEE Journal on Emerging and Selected Topics in Circuits and Systems

      巻: 6 号: 1 ページ: 73-86

    • DOI

      10.1109/jetcas.2016.2528638

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072, KAKENHI-PROJECT-15H05304
  • [雑誌論文] LUT Cascades Based on Edge-Valued Multi-Valued Decision Diagrams: Application to Packet Classification2016

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Hisashi Iwamoto, Munehiro Matsuura
    • 雑誌名

      IEEE J. Emerg. Sel. Topics Circuits Syst.

      巻: 6 ページ: 73-86

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-15H05304
  • [雑誌論文] An FFT Circuit for a Spectrometer of a Radio Telescope using the Nested RNS including the Constant Division2016

    • 著者名/発表者名
      Hiroki Nakahara, Hiroyuki Nakanishi, Kazumasa Iwai, Tsutomu Sasao
    • 雑誌名

      SIGARCH Computer Architecture News

      巻: 44 ページ: 44-49

    • 査読あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-15H05304
  • [雑誌論文] An Update Method for a Low Power Cam Emulator Using an LUT Cascade Based on an EVMDD (k)2016

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura, Hisashi Iwamoto
    • 雑誌名

      Multiple-Valued Logic and Soft Computing

      巻: 26 ページ: 109-123

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-15H05304
  • [雑誌論文] A memory-based IPv6 lookup architecture using parallel index generation units2015

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura, H. Iwamoto, Y. Terao
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E98-D ページ: 262-271

    • NAID

      130004841817

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-24700050
  • [雑誌論文] An Update Method for a Low Power CAM Emulator using an LUT Cascade Based on an EVMDD (k)2015

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura, and H. Iwamoto
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 26 ページ: 109-123

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-15H05304
  • [雑誌論文] A packet classifier based on prefetching EVMDD(k) machines2014

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E97-D ページ: 2243-2252

    • NAID

      130004685470

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-24700050
  • [雑誌論文] A Heterogeneous Multi-valued Decision Diagram Machine for Encoded Characteristic Function for Non-zero Outputs2014

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 雑誌名

      J. of Multi.-Valued Logic & Soft Computing

      巻: 1 ページ: 1-15

    • 査読あり
    • データソース
      KAKENHI-PROJECT-24700050
  • [雑誌論文] A heterogeneous multi-valued decision diagram machine for encoded characteristic function for non-zero outputs2014

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 23 ページ: 365-377

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-24700050
  • [雑誌論文] A Virus Scanning Engine Using an MPU and an IGU Based on Row-Shift Decomposition2013

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 雑誌名

      IEICE TRANS. INF. & SYST.

      巻: E96-D ページ: 1667-1675

    • NAID

      130003370948

    • 査読あり
    • データソース
      KAKENHI-PROJECT-24700050
  • [雑誌論文] A Heterogeneous Multi-valuedDecision Diagram Machine for Encoded Characteristic Function for Non-zero Outputs2013

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 20

    • 査読あり
    • データソース
      KAKENHI-PROJECT-24700050
  • [雑誌論文] A virus scanning engine using an MPU and an IGU based on row-shift decomposition2013

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: 96

    • NAID

      130003370948

    • 査読あり
    • データソース
      KAKENHI-PROJECT-24700050
  • [雑誌論文] A comparison of multi-valued and heterogeneous decision diagram machines2012

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 19 ページ: 203-217

    • 査読あり
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] A Consideration on Ternary Adversarial Generative Networks2023

    • 著者名/発表者名
      Kennichi Nakamura, Hiroki Nakahara
    • 学会等名
      ISMVL
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] A Light-Weight Vision Transformer Toward Near Memory Computation on an FPGA2023

    • 著者名/発表者名
      Takeshi Senoo, Ryota Kayanoma, Akira Jinguji, Hiroki Nakahara
    • 学会等名
      ARC
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] A Multilayer Perceptron Training Accelerator using Systolic Array2021

    • 著者名/発表者名
      Takeshi Senoo, Akira Jinguji, Ryosuke Kuramochi, Hiroki Nakahara
    • 学会等名
      IEEE APCCAS
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] Edge Inference Engine for Deep & Random Sparse Neural Networks with 4-bit Cartesian-Product MAC Array and Pipelined Activation Aligner2021

    • 著者名/発表者名
      Kota Ando, Jaehoon Yu, Kazutoshi Hirose, Hiroki Nakahara, Kazushi Kawamura, Thiem Van Chu, Masato Motomura
    • 学会等名
      IEEE HCS
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] A High-Throughput Detection Circuit based on 2q+1-Valued Deep Neural Networks2021

    • 著者名/発表者名
      Naoto Soga, Ryosuke Kuramochi, Hiroki Nakahara
    • 学会等名
      IEEE ISMVL
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] Fast Monocular Depth Estimation on an FPGA2020

    • 著者名/発表者名
      Youki Sada, Naoto Soga, Masayuki Shimoda, Akira Jinguji, Shimpei Sato, Hiroki Nakahara
    • 学会等名
      IPDPS Workshops 2020
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] 2n+1-valued SSS-Net: Uniform Shift, Channel Sparseness, and Channel Shuffle2020

    • 著者名/発表者名
      Hiroki Nakahara
    • 学会等名
      ISMVL2020
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] High-Throughput Convolutional Neural Network on an FPGA by Customized JPEG Compression2020

    • 著者名/発表者名
      Hiroki Nakahara, Zhiqiang Que, Wayne Luk
    • 学会等名
      FCCM2020
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] Optimizing Reconfigurable Recurrent Neural Networks2020

    • 著者名/発表者名
      Zhiqiang Que, Hiroki Nakahara, Eriko Nurvitadhi, Hongxiang Fan, Chenglong Zeng, Jiuxi Meng, Xinyu Niu, Wayne Luk
    • 学会等名
      FCCM2020
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] An FPGA-Based Low-Latency Accelerator for Randomly Wired Neural Networks2020

    • 著者名/発表者名
      Ryosuke Kuramochi, Hiroki Nakahara
    • 学会等名
      FPL2020
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] FPGA-Based Training Accelerator Utilizing Sparseness of Convolutional Neural Network.2019

    • 著者名/発表者名
      Hiroki Nakahara, Youki Sada, Masayuki Shimoda, Kouki Sayama, Akira Jinguji, Shimpei Sato
    • 学会等名
      FPL2019
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] Noise Convolutional Neural Networks and FPGA Implementation2019

    • 著者名/発表者名
      Atsuki Munakata, Hiroki Nakahara, Shimpei Sato
    • 学会等名
      ISMVL 2019
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] Deep Learning Accelerator for an Intelligent Camera2019

    • 著者名/発表者名
      Hiroki Nakahara
    • 学会等名
      HEART 2019
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] An FPGA-based Fine Tuning Accelerator for a Sparse CNN2019

    • 著者名/発表者名
      Hiroki Nakahara, Akira Jinguji, Masayuki Shimoda, Shimpei Sato
    • 学会等名
      FPGA 2019
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A Dataflow Pipelining Architecture for Tile Segmentation with a Sparse MobileNet on an FPGA2019

    • 著者名/発表者名
      Youki Sada, Masayuki Shimoda, Akira Jinguji, Hiroki Nakahara
    • 学会等名
      FPT 2019
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] Filter-Wise Pruning Approach to FPGA Implementation of Fully Convolutional Network for Semantic Segmentation2019

    • 著者名/発表者名
      Masayuki Shimoda, Youki Sada, Hiroki Nakahara
    • 学会等名
      ARC 2019
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] Filter-Wise Pruning Approach to FPGA Implementation of Fully Convolutional Network for Semantic Segmentation2019

    • 著者名/発表者名
      Masayuki Shimoda, Youki Sada, Hiroki Nakahara
    • 学会等名
      ARC2019
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-19H04078
  • [学会発表] A Lightweight YOLOv2: A Binarized CNN with A Parallel Support Vector Regression for an FPGA2018

    • 著者名/発表者名
      Hiroki Nakahara, Haruyoshi Yonekawa, Tomoya Fujii, Shimpei Sato
    • 学会等名
      FPGA
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A Performance Per Power Efficient Object Detector on an FPGA for Robot Operating System (ROS)2018

    • 著者名/発表者名
      Haoxuan Cheng, Shimpei Sato, Hiroki Nakahara
    • 学会等名
      HEART 2018
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A Ternary Weight Binary Input Convolutional Neural Network: Realization on the Embedded Processor2018

    • 著者名/発表者名
      Haruyoshi Yonekawa, Shimpei Sato, Hiroki Nakahara
    • 学会等名
      ISMVL 2018
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] Demonstration of Object Detection for Event-Driven Cameras on FPGAs and GPUs2018

    • 著者名/発表者名
      Masayuki Shimoda, Shimpei Sato, Hiroki Nakahara
    • 学会等名
      FPL 2018
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] Power Efficient Object Detector with an Event-Driven Camera on an FPGA2018

    • 著者名/発表者名
      Masayuki Shimoda, Shimpei Sato, Hiroki Nakahara
    • 学会等名
      HEART 2018
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A Lightweight YOLOv2: A Binarized CNN with A Parallel Support Vector Regression for an FPGA2018

    • 著者名/発表者名
      Hiroki Nakahara, Haruyoshi Yonekawa, Tomoya Fujii, Shimpei Sato
    • 学会等名
      FPGA 2018
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A High-speed Low-power Deep Neural Network on an FPGA based on the Nested RNS: Applied to an Object Detector2018

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao
    • 学会等名
      ISCAS 2018
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A Demonstration of FPGA-Based You Only Look Once Version2 (YOLOv2)2018

    • 著者名/発表者名
      Hiroki Nakahara, Masayuki Shimoda, Shimpei Sato
    • 学会等名
      FPL 2018
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] New Generation Dynamically Reconfigurable Processor Technology for Accelerating Embedded AI Applications2018

    • 著者名/発表者名
      Taro Fujii, Takao Toi, Teruhito Tanaka, Katsumi Togawa, Toshiro Kitaoka, Kengo Nishino, Noritsugu Nakamura, Hiroki Nakahara, Masato Motomura
    • 学会等名
      VLSI Circuits 2018
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] An object detector based on multiscale sliding window search using a fully pipelined binarized CNN on an FPGA2017

    • 著者名/発表者名
      Hiroki Nakahara, Haruyoshi Yonekawa, Shimpei Sato
    • 学会等名
      FPT
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] On-Chip Memory Based Binarized Convolutional Deep Neural Network Applying Batch Normalization Free Technique on an FPGA2017

    • 著者名/発表者名
      Haruyoshi Yonekawa, Hiroki Nakahara
    • 学会等名
      IPDPS Workshops
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A fully connected layer elimination for a binarizec convolutional neural network on an FPGA2017

    • 著者名/発表者名
      Hiroki Nakahara, Tomoya Fujii, Shimpei Sato
    • 学会等名
      FPL
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A Random Forest Using a Multi-valued Decision Diagram on an FPGA2017

    • 著者名/発表者名
      Hiroki Nakahara, Akira Jinguji, Simpei Sato, Tsutomu Sasao
    • 学会等名
      ISMVL
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] An FPGA Realization of a Deep Convolutional Neural Network Using a Threshold Neuron Pruning2017

    • 著者名/発表者名
      Tomoya Fujii, Simpei Sato, Hiroki Nakahara, Masato Motomura
    • 学会等名
      ARC
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] An FFT Circuit Using Nested RNS in a Digital Spectrometer for a Radio Telescope2016

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Hiroyuki Nakanishi, Kazumasa Iwai, Tohru Nagao, Naoya Ogawa
    • 学会等名
      International Symposium on Multiple-Valued Logic
    • 発表場所
      北海道(北海道大学)
    • 年月日
      2016-05-18
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A deep convolutional neural network based on nested residue number system2015

    • 著者名/発表者名
      H. Nakahara and T. Sasao
    • 学会等名
      25th International Conference on Filed-Programmable Logic and Applications (FPL 2015)
    • 発表場所
      Royal Institution (London,England)
    • 年月日
      2015-09-02
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] An RNS FFT circuit using LUT cascades based on a modulo EVMDD2015

    • 著者名/発表者名
      H. Nakahara, T. Sasao, H. Nakanishi, and K. Iwai
    • 学会等名
      The 45th IEEE International Symposium on Multiple-valued Logic (ISMVL 2015)
    • 発表場所
      University of Waterloo (Waterloo,Canada)
    • 年月日
      2015-05-18
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15H05304
  • [学会発表] A HIGH-SPEED FFT BASED ON A SIX-STEP ALGORITHM: APPLIED TO A RADIO TELESCOPE FOR A SOLAR RADIO BURST2013

    • 著者名/発表者名
      Hiroki Nakahara, Kazumasa Iwai, Hiroyuki Nakanishi
    • 学会等名
      The International Conference on Field-Programmable Technology (FPT)
    • 発表場所
      京都
    • 招待講演
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] A Packet Classifier using Parallel EVMDD (k) Machine2013

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 学会等名
      2013 IEEE 7th International Symposium on Embedded Multicore/ Manycore System-on-Chip
    • 発表場所
      東京
    • 招待講演
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] A PACKET CLASSIFIER USING LUT CASCADES BASED ON EVMDDS (k)2013

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 学会等名
      2013 IEEE 23rd International Conference on Filed-Programmable Logic and Applications
    • 発表場所
      Porto, ポルトガル
    • 招待講演
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] A Machine to Evaluate Decomposed Multi-Terminal Multi-valued Decision Diagrams for Characteristic Functions2013

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 学会等名
      2013 IEEE 43rd International Symposium on Multiple-Valued Logic
    • 発表場所
      富山
    • 招待講演
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] 分割MTMDDs for CFに基づく多値プロセッサのコード生成フローに関して

    • 著者名/発表者名
      中原啓貴, 笹尾勤,松浦宗寛,中嶋亮太
    • 学会等名
      電子情報通信学会「第26回多値論理とその応用研究会」
    • 発表場所
      東京
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] An AWF digital spectrometer for a radio telescope

    • 著者名/発表者名
      H. Nakahara, H. Nakanishi, K. Iwai
    • 学会等名
      2014 International Conference on ReConFigurable Computing and FPGAs (ReConFig 2014)
    • 発表場所
      カンクン(メキシコ)
    • 年月日
      2014-12-08 – 2014-12-10
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] Automatic adjustment system for optical interconnection transmitter using improved particle swarm optimization

    • 著者名/発表者名
      K. Ohhata, H. Nakahara, T. Inoue, T. Yazaki, N. Chujo, T. Nishimoto
    • 学会等名
      International Symposium on Integrated Circuits (ISIC 2014)
    • 発表場所
      シンガポール(シンガポール)
    • 年月日
      2014-11-20 – 2014-11-21
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] An update method for a CAM emulator using an LUT cascade based on an EVMDD (k)

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura
    • 学会等名
      The 44th IEEE International Symposium on Multiple-Valued Logic (ISMVL 2014)
    • 発表場所
      ブレーメン(ドイツ)
    • 年月日
      2015-05-19 – 2015-05-21
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] 分割MTMDDs for CFに基づく多値プロセッサに関して

    • 著者名/発表者名
      中原啓貴, 笹尾勤,松浦宗寛
    • 学会等名
      2012年電子情報通信学会ソサエティ大会
    • 発表場所
      富山
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] Multi-terminal multiple-valued decision diagrams for characteristic function representing cluster decomposition

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 学会等名
      The 42nd IEEE International Symposium on Multiple-Valued Logic (ISMVL 2012)
    • 発表場所
      カナダ(ビクトリア)
    • データソース
      KAKENHI-PROJECT-24700050
  • [学会発表] A machine to evaluate decomposed multi-terminal multi-valued decision diagrams for characteristic functions

    • 著者名/発表者名
      Hiroki Nakahara, Tsutomu Sasao, Munehiro Matsuura
    • 学会等名
      The 43rd IEEE International Symposium on Multiple-Valued Logic (ISMVL 2013)
    • 発表場所
      富山
    • データソース
      KAKENHI-PROJECT-24700050
  • 1.  佐野 健太郎 (00323048)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 2.  佐藤 真平 (80782763)
    共同の研究課題数: 1件
    共同の研究成果数: 8件
  • 3.  神宮司 明良 (90914242)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 4.  笹尾 勤
    共同の研究課題数: 0件
    共同の研究成果数: 1件

URL: 

この研究者とORCID iDの連携を行いますか?
※ この処理は、研究者本人だけが実行できます。

Are you sure that you want to link your ORCID iD to your KAKEN Researcher profile?
* This action can be performed only by the researcher himself/herself who is listed on the KAKEN Researcher’s page. Are you sure that this KAKEN Researcher’s page is your page?

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi