• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

中村 和之  Nakamura Kazuyuki

ORCIDORCID連携する *注記
研究者番号 60336097
その他のID
外部サイト
所属 (現在) 2025年度: 九州工業大学, マイクロ化総合技術センター, 教授
所属 (過去の研究課題情報に基づく) *注記 2008年度 – 2024年度: 九州工業大学, マイクロ化総合技術センター, 教授
2007年度: 九州工業大学, マイクロ化総合技術センタ一, 教授
2002年度 – 2005年度: 九州工業大学, マイクロ化総合技術センター, 助教授
審査区分/研究分野
研究代表者
電子デバイス・電子機器 / 小区分21060:電子デバイスおよび電子機器関連 / 電子デバイス・機器工学 / 理工系
キーワード
研究代表者
SRAM / 素子ばらつき / CMOS / 連想メモリ / TCAM / レシオレス / 不揮発メモリ / インターフェース / システムLSI / LUTカスケード … もっと見る / 人工知能 / ニューラルネットワーク / Interface / 低電圧 / LSI / 経年劣化 / 動作マージン / ばらつき / 素子劣化 / アナログ回路 / PLL / 画像処理 / 高速通信 / SoC / Cascade / AI / 脳型LSI / ニューラルネット / 推論 / 超低電圧 / ハードウエアエンジン / 検索 / 低消費電力 / CAM / Multi-value logic / Device fluctuation / Band-width / Coding / Serial Communication / System in a Package / インターフェイス / コーディング / バンド幅 / O / I / 多値伝送 / シリアル通信 / non-volatile memory / image Processing / device variataion / Communication / System-LSI / System-on-A-Chip / スタティックノイズマージン / スタティックノイズマージ / SNM / ノイズマージン / メモリ / マージン / 環境変動 / 環境変化 / 最適化 / インターフェース回路 / ワーストケース / リファレンス回路 / マナログ回路 / レギュレータ / 製造後補正 / トリミング / 集積回路 隠す
  • 研究課題

    (10件)
  • 研究成果

    (52件)
  • 共同研究者

    (2人)
  •  メモリカスケード型ニューロモルフィックLSIのフリーEDA環境による設計と実証研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2024 – 2026
    • 研究種目
      基盤研究(C)
    • 審査区分
      小区分21060:電子デバイスおよび電子機器関連
    • 研究機関
      九州工業大学
  •  メモリカスケード構成による記憶駆動型人工知能LSIの実現に関する研究研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2021 – 2024
    • 研究種目
      基盤研究(C)
    • 審査区分
      小区分21060:電子デバイスおよび電子機器関連
    • 研究機関
      九州工業大学
  •  レシオレス型3値連想メモリの連続駆動による脳型ハードウエアの実現に関する研究研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2018 – 2022
    • 研究種目
      基盤研究(C)
    • 審査区分
      小区分21060:電子デバイスおよび電子機器関連
    • 研究機関
      九州工業大学
  •  ビッグデータの高速検索処理を可能にする超低消費電力レシオレスCAMの研究研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2015 – 2017
    • 研究種目
      基盤研究(C)
    • 研究分野
      電子デバイス・電子機器
    • 研究機関
      九州工業大学
  •  素子ばらつき・経年劣化に影響を受けず動作可能な完全デジタルSRAM回路の研究研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2012 – 2014
    • 研究種目
      基盤研究(C)
    • 研究分野
      電子デバイス・電子機器
    • 研究機関
      九州工業大学
  •  素子ばらつき・経年劣化に耐性を持つアナログ回路動作マージン自動極大化設計法の研究研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2009 – 2011
    • 研究種目
      基盤研究(C)
    • 研究分野
      電子デバイス・電子機器
    • 研究機関
      九州工業大学
  •  CMOS互換不揮発メモリによる製造後補正を前提とした新アナログ回路設計法の研究研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2007 – 2008
    • 研究種目
      基盤研究(C)
    • 研究分野
      電子デバイス・電子機器
    • 研究機関
      九州工業大学
  •  システムインパッケージにおける超高バンド幅LSI間通信回路技術の研究研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2004 – 2005
    • 研究種目
      基盤研究(C)
    • 研究分野
      電子デバイス・電子機器
    • 研究機関
      九州工業大学
  •  耐ばらつき超高バンド幅SoCマクロ間インターコネクト回路技術の研究研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2002 – 2003
    • 研究種目
      特定領域研究
    • 審査区分
      理工系
    • 研究機関
      九州工業大学
  •  次世代SoC-LSIにおける超高バンド幅マクロ間インターコネクト技術の研究研究代表者

    • 研究代表者
      中村 和之
    • 研究期間 (年度)
      2002 – 2003
    • 研究種目
      基盤研究(C)
    • 研究分野
      電子デバイス・機器工学
    • 研究機関
      九州工業大学

すべて 2019 2018 2017 2016 2015 2014 2013 2012 2011 2010 2009 2008 2004 2003 2002 その他

すべて 雑誌論文 学会発表 産業財産権

  • [雑誌論文] Design and measurement of fully digital ternary content addressable memory using ratioless static random access memory cells and hierarchical-AND matching comparator2018

    • 著者名/発表者名
      D. Nishikata, M. A. Bin Mohd Ali, K. Hosoda, H.Matsumoto, K. Nakamura
    • 雑誌名

      Japanese Journal of Applied Physics

      巻: 57 号: 4S ページ: 04FF11-04FF11

    • DOI

      10.7567/jjap.57.04ff11

    • NAID

      120006778228

    • 査読あり / オープンアクセス / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15K06021, KAKENHI-PROJECT-18K04266
  • [雑誌論文] Self-stabilization techniques for intermediate power level in stacked-Vdd integrated circuits using DC-balanced coding methods2016

    • 著者名/発表者名
      Yusuke Kohara, Naoya Kubo, Tomofumi Nishiyama, Taiki Koizuka, Mohammad Alimudin, Amirul Rahmat, Hitoshi Okamura, Tomoyuki Yamanokuchi, Kazuyuki Nakamura
    • 雑誌名

      Japanese Journal of Applied Physics

      巻: 55 号: 4S ページ: 04EF06-04EF06

    • DOI

      10.7567/jjap.55.04ef06

    • NAID

      210000146329

    • 査読あり / 謝辞記載あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-15K06021
  • [雑誌論文] Ratioless full-complementary 12-transistor static random access memory for ultra low supply voltage operation2015

    • 著者名/発表者名
      Takahiro Kondo, Hiromasa Yamamoto, Satoko Hoketsu, Hitoshi Imi, Hitoshi Okamura, Kazuyuki Nakamura
    • 雑誌名

      Japanese Journal of Applied Physics

      巻: 54 号: 4S ページ: 04DD11-04DD11

    • DOI

      10.7567/jjap.54.04dd11

    • NAID

      120006782185

    • 査読あり / 謝辞記載あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-24560408
  • [雑誌論文] Complementary Metal Oxide Semiconductor Operational Amplifier Offset Calibration Technique Using Closed Loop Offset Amplifier and Folded-Alternated Resistor String Digital-to-Analog Converter2012

    • 著者名/発表者名
      Hiroyuki Morimoto, Hiroaki Goto, Hajime Fujiwara, Kazuyuki Nakamura
    • 雑誌名

      Japanese Journal of Applied Physics

      巻: Vol.51 No.2 号: 2S ページ: 02BE10-02BE10

    • DOI

      10.1143/jjap.51.02be10

    • NAID

      120006782184

    • 査読あり
    • データソース
      KAKENHI-PROJECT-21560356
  • [雑誌論文] An Electrically Adjustable 3-Terminal Regulator for Post-Fabrication Level-Trimming with a Reliable 1-Wire Serial I/O2011

    • 著者名/発表者名
      H. Morimoto, H. Koike, K. Nakamura
    • 雑誌名

      IEICE Transactions on Electronics

      巻: E94-C 号: 6 ページ: 945-952

    • DOI

      10.1587/transele.E94.C.945

    • NAID

      10029804120

    • ISSN
      0916-8524, 1745-1353
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-21560356
  • [雑誌論文] An Optimal Design Method for Complementary Metal Oxide Semiconductor Even-Stage Ring Oscillators Containing Latches2010

    • 著者名/発表者名
      Y. Kohara, M. Asano, Y. Kawakami, Y. Uchida, H. Koike, K. Nakamura
    • 雑誌名

      Japanese Journal of Applied Physics

      巻: Vol. 49, Issue 4

    • NAID

      120006782186

    • 査読あり
    • データソース
      KAKENHI-PROJECT-21560356
  • [雑誌論文] An Optimal Design Method for Complementary Metal Oxide Semiconductor Even-Stage Ring Oscillators Containing Latches2010

    • 著者名/発表者名
      Yusuke Kohara, Masaharu Asano, Yoshihiro Kawakami, Yasuhisa Uchida, Hiroki Koike, Kazuyuki Nakamura
    • 雑誌名

      Japanese Journal of Applied Physics

      巻: Volume 49, Issue 4

    • NAID

      120006782186

    • 査読あり
    • データソース
      KAKENHI-PROJECT-21560356
  • [雑誌論文] LSI間高速通信用4値I/0回路の設計2004

    • 著者名/発表者名
      白木 良典, 中村 和之
    • 雑誌名

      電子情報通信学会2004年ソサイエティ大会発表論文概要集

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-16560302
  • [雑誌論文] Design of the 4-level I/O circuit for high-speed interconnection for LSIs2004

    • 著者名/発表者名
      Yoshinori Shiraki, Kazuyuki Nakamura
    • 雑誌名

      2004 Digest of IEICE Society Conference

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-16560302
  • [雑誌論文] LSI間高速通信用4値I/O回路の設計2004

    • 著者名/発表者名
      白木良典, 中村和之
    • 雑誌名

      電子情報通信学会2004年ソサイエティ大会発表論文概要集

    • データソース
      KAKENHI-PROJECT-16560302
  • [雑誌論文] LSI間高速通信用4値I/O回路の設計2004

    • 著者名/発表者名
      白木 良典, 中村 和之
    • 雑誌名

      電子情報通信学会2004年ソサイエティ大会発表論文概要集

    • データソース
      KAKENHI-PROJECT-16560302
  • [雑誌論文] Long-Term Data Retention Test Method for Ferroelectric RAM2003

    • 著者名/発表者名
      Hiroki Koike, Kazuyuki Nakamura et al.
    • 雑誌名

      IEICE Transactions on Electronics VOL.J86-C, No.8

      ページ: 902-912

    • NAID

      110003202110

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-14550325
  • [雑誌論文] 強誘電体メモリ(FeRAM)の長期データ保持特性テスト法2003

    • 著者名/発表者名
      小池洋紀, 中村和之 他
    • 雑誌名

      電子情報通信学会論文誌 J86-C, No.8

      ページ: 902-912

    • NAID

      110003202110

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14550325
  • [雑誌論文] Super-Parallel Link technology for Tbps Inter-chip communication2002

    • 著者名/発表者名
      Kazuyuki, Nakamura
    • 雑誌名

      2002 Workshop for Circuits and System in Karuizawa

      ページ: 221-226

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-14550325
  • [雑誌論文] Analog bit-map analysis using image processing technique for large scale non-volatile memories.2002

    • 著者名/発表者名
      Kazuyuki Nakamura
    • 雑誌名

      2002 IEICE Society Conference

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-14550325
  • [雑誌論文] LSI間のTbps通信を目指すスーパーパラレルリンク技術の概要2002

    • 著者名/発表者名
      中村 和之
    • 雑誌名

      2002年回路とシステム(軽井沢)ワークショップ論文集

      ページ: 221-226

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14550325
  • [雑誌論文] 大規模不揮発メモリLSIのアナログビットマップ解析と画像処理の適用2002

    • 著者名/発表者名
      中村 和之
    • 雑誌名

      2002年電子情報通信学会ソサエティ大会講演論文集

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14550325
  • [雑誌論文] Analog bit-map analysis for large scale non-volatile memories2002

    • 著者名/発表者名
      Tomomi Yano, Hiroki Koike, Kazuyuki Nakamura
    • 雑誌名

      2002 IEICE System LSI Workshop in Biwako

      ページ: 283-286

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-14550325
  • [雑誌論文] 大規模不揮発メモリLSIのアナログビットマップ解析システム2002

    • 著者名/発表者名
      矢野智美, 小池洋紀, 中村和之
    • 雑誌名

      第6回システムLSI(琵琶湖)ワークショップ論文集(ポスターセッション

      ページ: 283-286

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14550325
  • [産業財産権] 半導体装置及びニューラルネットワークの構成方法2019

    • 発明者名
      中村和之
    • 権利者名
      九州工業大学
    • 産業財産権種類
      特許
    • 産業財産権番号
      2019-069485
    • 出願年月日
      2019
    • データソース
      KAKENHI-PROJECT-18K04266
  • [産業財産権] 符号変換回路及び並列信号変換送受信システム2016

    • 発明者名
      小原祐輔、久保直也、中村和之
    • 権利者名
      小原祐輔、久保直也、中村和之
    • 産業財産権種類
      特許
    • 産業財産権番号
      2016-053531
    • 出願年月日
      2016-03-17
    • データソース
      KAKENHI-PROJECT-15K06021
  • [産業財産権] 半導体記憶装置2013

    • 発明者名
      中村和之、齊藤貴彦、岡村均
    • 権利者名
      中村和之、齊藤貴彦、岡村均
    • 産業財産権種類
      特許
    • 出願年月日
      2013-03-22
    • 外国
    • データソース
      KAKENHI-PROJECT-24560408
  • [産業財産権] 半導体記憶装置2012

    • 発明者名
      中村和之、齋藤貴彦、岡村均
    • 権利者名
      九州工業大学
    • 産業財産権番号
      2012-076414
    • 出願年月日
      2012-03-29
    • データソース
      KAKENHI-PROJECT-21560356
  • [産業財産権] 半導体記憶装置2011

    • 発明者名
      中村和之、齋藤貴彦
    • 権利者名
      九州工業大学
    • 産業財産権番号
      2011-035109
    • 出願年月日
      2011-02-21
    • データソース
      KAKENHI-PROJECT-21560356
  • [産業財産権] 電子デバイス2008

    • 発明者名
      森本浩之, 中村和之
    • 権利者名
      九州工業大学
    • 出願年月日
      2008-01-29
    • データソース
      KAKENHI-PROJECT-19560347
  • [学会発表] Vth-Shiftable SRAM Cell TEGs for Direct Measurement for the immunity of the Threshold Voltage Variability2017

    • 著者名/発表者名
      S. Yamaguchi, H. Imi, S. Tokumaru, T Kondo, H. Yamamoto, K. Nakamura
    • 学会等名
      IEEE International Conference on Microelectronic Test Structures (ICMTS) 2017
    • 発表場所
      Grenoble, FRANCE
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15K06021
  • [学会発表] Fully Digital Ternary Content Addressable Memory using Ratio-less SRAM Cells and Hierarchical-AND Matching Comparator for Ultra-low-voltage Operation2017

    • 著者名/発表者名
      D. Nishikata, M. A. Bin Mohd Ali, K. Hosoda, H.Matsumoto, K. Nakamura
    • 学会等名
      2017 International Conference on Solid State Devices and Materials
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15K06021
  • [学会発表] Vth-Shiftable SRAM Cell TEGs for Direct Measurement for the immunity of the Threshold Voltage Variability2016

    • 著者名/発表者名
      S. Yamaguchi, H. Imi, S. Tokumaru, K. Nakamura
    • 学会等名
      IEEE/ACM Workshop on Variability Modeling and Characterization
    • 発表場所
      Austin,TX,USA
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-15K06021
  • [学会発表] A Measurement of Ratio-less 12-transistor SRAM cell Operation at Ultra-low Supply-voltage2014

    • 著者名/発表者名
      T. Kondo, H. Yamamoto, H. Imi, H. Okamura, K. Nakamura
    • 学会等名
      International Conference on Solid State Devices and Materials(SSDM)
    • 発表場所
      Tsukuba, Japan
    • 年月日
      2014-09-10
    • データソース
      KAKENHI-PROJECT-24560408
  • [学会発表] CMOS SRAMセルのしきい値電圧ばらつき耐性評価用TEGの設計及び評価2014

    • 著者名/発表者名
      伊見 仁,徳丸 翔吾,岡村 均,中村 和之
    • 学会等名
      LSIとシステムのワークショップ2014
    • 発表場所
      北九州国際会議場
    • 年月日
      2014-05-26
    • データソース
      KAKENHI-PROJECT-24560408
  • [学会発表] A Ratio-Less 10-Transistor Cell and Static Column Retention Loop Structure for Fully Digital SRAM Design2013

    • 著者名/発表者名
      Saito, T. ; Okamura, H. ; Yamamoto, H. ; Nakamura, K.
    • 学会等名
      2012 4th IEEE International Memory Workshop (IMW)
    • 発表場所
      Milan, Italy
    • データソース
      KAKENHI-PROJECT-24560408
  • [学会発表] Mosaic SRAM Cell TEGs with Intentionally-added Device Variability for Confirming the Ratio-less SRAM Operation2013

    • 著者名/発表者名
      Hitoshi Okamura, Takahiko Saito, Hiroaki Goto, Masahiro Yamamoto and Kazuyuki Nakamura
    • 学会等名
      IEEE International Conference on Microelectronic Test Structures (ICMTS 2013)
    • 発表場所
      Osaka, Japan
    • データソース
      KAKENHI-PROJECT-24560408
  • [学会発表] A Ratio-Less 10-Transistor Cell and Static Column Retention Loop Structure for Fully Digital SRAM2012

    • 著者名/発表者名
      T. Saito, H. Okamura, M. Yamamoto, K. Nakamura
    • 学会等名
      2012 4th IEEE International Memory Workshop (IMW)
    • 発表場所
      Milano Italy
    • 年月日
      2012-05-29
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] A Universal Test Structure for the Direct Measurement of the Design Margin of Even-Stage Ring Oscillators with CMOS Latch2012

    • 著者名/発表者名
      Y. Hirakawa, A. Motomura,K. Ota,N. Mimura, K. Nakamura
    • 学会等名
      IEEE International Conference on Microelectronic Test Structures (ICMTS) 2012
    • 発表場所
      San Diego USA
    • 年月日
      2012-03-20
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] A Universal Test Structure for the Direct Measurement of the Design Margin of Even-Stage Ring Oscillators with CMOS Latch2012

    • 著者名/発表者名
      Y.Hirakawa, A. Motomura,K. Ota,N. Mimura, K. Nakamura
    • 学会等名
      IEEE International Conference on Microelectronic Test Structures (ICMTS) 2012
    • 発表場所
      San Diego, USA
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] An Experimental Verification of the Design Margin Analysis Method for Even-Stage Ring Oscillators with CMOS Latch2011

    • 著者名/発表者名
      Y. Hirakawa, N. Mimura, A. Motomura, K. Nakamura
    • 学会等名
      International Conference on Solid State Devices and Materials(SSDM)
    • 発表場所
      Nagoya, Japan
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] 省面積抵抗ストリング DAC と閉ループ・オフセット検出を用いた CMOS オペアンプのオフセット校正2011

    • 著者名/発表者名
      森本浩之、後藤弘明、藤原宗、中村
    • 学会等名
      デザインガイア 2011
    • 発表場所
      宮崎市
    • 年月日
      2011-11-28
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] CMOS偶数段リング発振回路の設計マージンの測定2011

    • 著者名/発表者名
      平川、本村、三村、中村
    • 学会等名
      電子情報通信学会 2011 総合大会
    • 発表場所
      東京
    • 年月日
      2011-03-15
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] 電源遷移時間を考慮した偶数段リング発振回路発振領域の検討2011

    • 著者名/発表者名
      三村法寛・平川豊・中村和之
    • 学会等名
      電子情報通信学会 2011総合大会
    • 発表場所
      東京都市大学
    • 年月日
      2011-03-15
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] An Experimental Verification of the Design Margin Analysis Method for Even-Stage Ring Oscillators with CMOS Latch2011

    • 著者名/発表者名
      Y. Hirakawa, N. Mimura, A. Motomura, K. Nakamura
    • 学会等名
      2011 International Conference on Solid State Devices and Materials(SSDM)
    • 発表場所
      Nagoya Japan
    • 年月日
      2011-09-29
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] CMOS Op-amp Offset Calibration Technique Using a Closed Loop Offset Amplifier and Compact Resistor String DAC2011

    • 著者名/発表者名
      H. Morimoto, H. Koike, K. Nakamura
    • 学会等名
      2011 International Conference on Solid State Devices and Materials(SSDM)
    • 発表場所
      Nagoya, Japan
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] CMOS Op-amp Offset Calibration Technique Using a Closed Loop Offset Amplifier and Compact Resistor String DAC2011

    • 著者名/発表者名
      H. Morimoto, H. Goto, H. Fujiwara, K. Nakamura
    • 学会等名
      2011 International Conference on Solid State Devices and Materials(SSDM)
    • 発表場所
      Nagoya Japan
    • 年月日
      2011-09-29
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] CMOS偶数段リング発振回路の設計マージンの測定2011

    • 著者名/発表者名
      平川豊・本村綾美・三村法寛・中村和之
    • 学会等名
      電子情報通信学会 2011総合大会
    • 発表場所
      東京都市大学
    • 年月日
      2011-03-16
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] 電源遷移時間を考慮した偶数段リング発振回路発振領域の検討2011

    • 著者名/発表者名
      三村、平川、中村
    • 学会等名
      電子情報通信学会 2011 総合大会
    • 発表場所
      東京
    • 年月日
      2011-03-15
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] An Electrically Adjustable 3-Terminal Regulator with Post-Fabrication Level-Trimming Function2010

    • 著者名/発表者名
      Hiroyuki Morimoto, Hiroki Koike, Kazuyuki Nakamura
    • 学会等名
      15th Asia and South Pacific Design Automation Conference (ASP-DAC 2010)
    • 発表場所
      採択済み
    • データソース
      KAKENHI-PROJECT-19560347
  • [学会発表] 複数個のラッチを有する CMOS 偶数段リング発振回路の最適設計2010

    • 著者名/発表者名
      平川、小原、川上、中村
    • 学会等名
      LSI とシステムのワークショップ 2010
    • 発表場所
      北九州市
    • 年月日
      2010-05-18
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] 複数個のラッチを有するCMOS偶数段リング発振回路の最適設計2010

    • 著者名/発表者名
      平川豊, 小原祐輔, 川上義弘, 中村和之
    • 学会等名
      LSIとシステムのワークショップ2010
    • 発表場所
      北九州国際会議場
    • 年月日
      2010-05-18
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] 片チャネルラッチ構成の偶数段リング発振回路の検討2010

    • 著者名/発表者名
      小原、平川、中村
    • 学会等名
      電子情報通信学会 2010 総合大会
    • 発表場所
      仙台市
    • 年月日
      2010-03-16
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] 片チャネルラッチ構成の偶数段リング発振回路の検討2010

    • 著者名/発表者名
      小原祐輔、平川豊、中村和之
    • 学会等名
      電子情報通信学会2010総合大会
    • 発表場所
      東北大学
    • 年月日
      2010-03-16
    • データソース
      KAKENHI-PROJECT-21560356
  • [学会発表] ユニバーサルSRAM TEGによるSRAM動作マージンの評価2009

    • 著者名/発表者名
      野田和徳, 齋藤慶顕, 中村和之
    • 学会等名
      電子情報通信学会全国大会
    • 発表場所
      愛媛大学
    • 年月日
      2009-03-17
    • データソース
      KAKENHI-PROJECT-19560347
  • [学会発表] CMOS不揮発メモリとその設計法に関する研究開発及び事業化2008

    • 著者名/発表者名
      中村 和之
    • 学会等名
      電子情報通信学会 全国大会
    • 発表場所
      北九州学術研究都市
    • 年月日
      2008-03-21
    • データソース
      KAKENHI-PROJECT-19560347
  • [学会発表] Ratio-less 10Tr-SRAMセルとColumn Retention Loop構造による完全デジタルSRAMの設計及び評価

    • 著者名/発表者名
      山本裕允、齋藤貴彦、岡村均、中村和之
    • 学会等名
      LSIとシステムのワークショップ 2013
    • 発表場所
      北九州国際会議場
    • データソース
      KAKENHI-PROJECT-24560408
  • 1.  吉田 美香 (50336096)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 2.  森本 浩之
    共同の研究課題数: 1件
    共同の研究成果数: 1件

URL: 

この研究者とORCID iDの連携を行いますか?
※ この処理は、研究者本人だけが実行できます。

Are you sure that you want to link your ORCID iD to your KAKEN Researcher profile?
* This action can be performed only by the researcher himself/herself who is listed on the KAKEN Researcher’s page. Are you sure that this KAKEN Researcher’s page is your page?

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi