• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

渡邊 孝博  WATANABE TAKAHIRO

ORCIDORCID連携する *注記
… 別表記

渡辺 孝博  ワタナベ タカヒロ

隠す
研究者番号 70230969
その他のID
外部サイト
所属 (過去の研究課題情報に基づく) *注記 2018年度 – 2020年度: 早稲田大学, 理工学術院(情報生産システム研究科・センター), 教授
2011年度 – 2013年度: 早稲田大学, 理工学術院, 教授
1998年度 – 1999年度: 山口大学, 工学部, 助教授
1995年度 – 1996年度: 山口大学, 工学部, 助教授
審査区分/研究分野
研究代表者
小区分60040:計算機システム関連 / 電子デバイス・機器工学 / 計算機システム・ネットワーク
研究代表者以外
情報通信工学
キーワード
研究代表者
MCM / CAD / LSI / ルーティング / NoC / ルーティング戦略 / NoCアーキテクチャ / Network on Chip / レイテンシ / スループット … もっと見る / トラフィックロバスト / トラフィック混雑 / トラフィック / トラフィックロバストルーティング / トラフィック混雑検知 / 通信トラフィックパターン / ルーティングアルゴリズム / 耐故障ルーティング / 混雑回避ルーティング / 混雑予測 / ルーティング機構 / MPSoC / 耐故障性 / トラフィックパターン / 混雑検出 / 混雑回避 / 通信混雑 / オンチップネットワーク / Test / Layout Constraints / Layout / Analog-Digital Mixed / Analog / 大規模集積回路 / アナログLSI / テスト / レイアウト / 計算機支援設計 / アナログ / アナデジ混載 / ネットワークオンチップ / IP / 低消費電力キャッシュ / 低消費電力アーキテクチャ / 設計自動化 / LSIアーキテクチャ / システムオンチップ SoC / NoC構成手法 / ネットワークオンチップ (NoC) / Intellectual Property / バス配線 / 低消費電力 / キャッシュ / PCB / SoC / 自動配線アルゴリズム / PCB / 低電力 / アーキテクチャ / IP / SoC … もっと見る
研究代表者以外
FPGA / CDMA / Digital signal processing / Fast correlation / Intersymbol interference / Interchannel interference / Orthogonal finite-length sequence / Spread spectrum communication / 高速相閲 / ディジタル信号処理 / 高速相関 / 符号間干渉 / 局間干渉 / シフト直交実数有限長系列 / スペクトル拡散通信 隠す
  • 研究課題

    (4件)
  • 研究成果

    (52件)
  • 共同研究者

    (2人)
  •  トラフィックパターンの変動にロバストなNoCシステムの研究研究代表者

    • 研究代表者
      渡邊 孝博
    • 研究期間 (年度)
      2018 – 2020
    • 研究種目
      基盤研究(C)
    • 審査区分
      小区分60040:計算機システム関連
    • 研究機関
      早稲田大学
  •  IPを用いたタイルベースNoCのシステムの構成と設計技術に関する研究研究代表者

    • 研究代表者
      渡邊 孝博
    • 研究期間 (年度)
      2011 – 2013
    • 研究種目
      基盤研究(C)
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      早稲田大学
  •  実数値系列を用いたスペクトル拡散通信方式のディジタル化に関する研究

    • 研究代表者
      棚田 嘉博
    • 研究期間 (年度)
      1998 – 1999
    • 研究種目
      基盤研究(C)
    • 研究分野
      情報通信工学
    • 研究機関
      山口大学
  •  アナログ・デジタル混載型大規模集積回路の計算機支援設計の研究研究代表者

    • 研究代表者
      渡邊 孝博
    • 研究期間 (年度)
      1995 – 1996
    • 研究種目
      基盤研究(C)
    • 研究分野
      電子デバイス・機器工学
    • 研究機関
      山口大学

すべて 2020 2019 2014 2013 2012 2011 その他

すべて 雑誌論文 学会発表

  • [雑誌論文] A Hotspot-Pattern-Aware Routing Algorithm for Networks-on-Chip2019

    • 著者名/発表者名
      Y. Luo, M. C. Meyer, X. Jiang and T. Watanabe
    • 雑誌名

      2019 IEEE 13th International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC)

      巻: 2019 ページ: 229-235

    • DOI

      10.1109/mcsoc.2019.00040

    • 査読あり
    • データソース
      KAKENHI-PROJECT-18K11226
  • [雑誌論文] Fault-Tolerant Traffic-Aware Routing Algorithm for 3-D Photonic Networks-on-Chip2019

    • 著者名/発表者名
      M. C. Meyer, Y. Wang and T. Watanabe
    • 雑誌名

      2019 IEEE 13th International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC)

      巻: 2019 ページ: 172-179

    • DOI

      10.1109/mcsoc.2019.00032

    • 査読あり
    • データソース
      KAKENHI-PROJECT-18K11226
  • [雑誌論文] Low-Cost Congestion Detection Mechanism for Networks-on-Chip2019

    • 著者名/発表者名
      Z. Han, M. C. Meyer, X. Jiang and T. Watanabe
    • 雑誌名

      2019 IEEE 13th International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC)

      巻: 2019 ページ: 157-163

    • DOI

      10.1109/mcsoc.2019.00030

    • 査読あり
    • データソース
      KAKENHI-PROJECT-18K11226
  • [雑誌論文] A Traffic-Robust Routing Algorithm for Network-on-Chip Systems.2019

    • 著者名/発表者名
      S. Xu, M. C. Meyer, X. Jiang and T. Watanabe
    • 雑誌名

      2019 IEEE 13th International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC)

      巻: 2019 ページ: 209-216

    • DOI

      10.1109/mcsoc.2019.00037

    • 査読あり
    • データソース
      KAKENHI-PROJECT-18K11226
  • [雑誌論文] A Sophisticated Routing Algorithm in 3D NoC with Fixed TSVs for Low Energy and Latency2014

    • 著者名/発表者名
      Xin Jiang, Lian Zeng,Takahiro Watanabe
    • 雑誌名

      IPSJ Trans.SLDM

      巻: 13 ページ: 1-9

    • NAID

      130004705275

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] LVSの出力情報を活用したVLSI電源配線幅の高速検証システム2013

    • 著者名/発表者名
      亀井智紀 渡邊孝博 川北真裕
    • 雑誌名

      電子情報通信学会 論文誌D

      巻: J96-D ページ: 1330-1337

    • NAID

      110009603597

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] LVSの出力情報を活用した VLSI 電源配線幅の高速検証システム2013

    • 著者名/発表者名
      亀井智紀, 渡邊孝博, 川北真裕
    • 雑誌名

      電子情報通信学会論文誌D

      巻: Vol.J96-D, No.5 ページ: 1330-1337

    • NAID

      110009603597

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] An Efficient Algorithm for 3D NoC Architecture Optimization2013

    • 著者名/発表者名
      Xin Jiang, Ran Zhang and Takahiro Watanabe
    • 雑誌名

      IPSJ Trans. System LSI Design Methodology (情報処理学会)

      巻: 6 ページ: 34-41

    • NAID

      130003369388

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] An Efficient Algorithm for 3D NoC Architecture Optimization2013

    • 著者名/発表者名
      Xin Jiang, Ran Zhang, Takahiro Watanabe
    • 雑誌名

      IPSJ Trans. System LSI Design Methodology

      巻: 6 ページ: 34-41

    • NAID

      130003369388

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] Region-oriented Placement Algorithm for Coarse-grained Power-gating FPGA Architecture2012

    • 著者名/発表者名
      C.Li, Y.Dong and T.Watanabe
    • 雑誌名

      IEICE Trans Information and Systems

      巻: E95-D, 2 ページ: 314-323

    • NAID

      10030610510

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] Region Oriented Routing FPGA Architecture for Dynamic Power Gating2012

    • 著者名/発表者名
      Ce Li, Yiping Dong, Takahiro Watanabe
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E95.A 号: 12 ページ: 2199-2207

    • DOI

      10.1587/transfun.E95.A.2199

    • NAID

      10031161353

    • ISSN
      0916-8508, 1745-1337
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] Region-Oriented Placement Algorithm for Coarse-Grained Power-Gating FPGA Architecture2012

    • 著者名/発表者名
      C.Li, Y.Dong and T.Watanabe
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E95-D 号: 2 ページ: 314-323

    • DOI

      10.1587/transinf.E95.D.314

    • NAID

      10030610510

    • ISSN
      0916-8532, 1745-1361
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] A New Recovery Mechanism in Superscalar Microprocessors by Recovering Critical Misprediction2011

    • 著者名/発表者名
      Jiongyao Ye, Yu Wan and Takahiro Watanabe
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E94-A 号: 12 ページ: 2639-2648

    • DOI

      10.1587/transfun.E94.A.2639

    • NAID

      10030533810

    • ISSN
      0916-8508, 1745-1337
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] A Hybrid Layer- Multiplexing and Pipeline Architecture for Efficient FPGA-based Multilayer Neural Network2011

    • 著者名/発表者名
      Y.P.Dong, C.Li, Z.Lin and Takahiro Watanabe
    • 雑誌名

      IEICE NOLTA

      巻: E94-N, 10 ページ: 522-532

    • NAID

      130001225021

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] A New Recovery Mechanism in Superscalar Microprocessors by Recovering Critical Misprediction2011

    • 著者名/発表者名
      Jiongyao Ye, Yu Wan and Takahiro Watanabe
    • 雑誌名

      IEICE Trans. Fundamentals of Electoronics, Communications and Computer Sciences

      巻: E94-A, 12 ページ: 2639-2648

    • NAID

      10030533810

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] Low Power Placement and Routing for the Coarse-Grained Power Gating FPGA Architecture2011

    • 著者名/発表者名
      C. Li, Y.P.Dong and T.Watanabe
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E94-A 号: 12 ページ: 2519-2527

    • DOI

      10.1587/transfun.E94.A.2519

    • NAID

      10030533568

    • ISSN
      0916-8508, 1745-1337
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] A Hybrid Layer-Multiplexing and Pipeline Architecture for Efficient FPGA-based Multilayer Neural Network2011

    • 著者名/発表者名
      Y.P.Dong, C.Li, Z.Lin and Takahiro Watanabe
    • 雑誌名

      IEICE NOLTA

      巻: E94-N、10 ページ: 522-532

    • NAID

      130001225021

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] Analysis before Starting an Access: A New Power-Efficient Instruction Fetch Mechanism2011

    • 著者名/発表者名
      Jiongyao Ye, Yingtao Hu, Hongfeng Ding and Takahiro Watanabe
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E94-D 号: 7 ページ: 1398-1408

    • DOI

      10.1587/transinf.E94.D.1398

    • NAID

      10029805481

    • ISSN
      0916-8532, 1745-1361
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] Analysis Before Starting an Access : A New Power-Efficient Instruction Fetch Mechanism2011

    • 著者名/発表者名
      Jiongyao Ye, Yingtao Hu, Takahiro Watanabe
    • 雑誌名

      IEICE

      巻: E94-D 7 ページ: 1398-1408

    • NAID

      10029805481

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] An Adaptive Various-Width Data Cache for Low Power Design2011

    • 著者名/発表者名
      Jiongyao Ye, Yu Wan and Takahiro Watanabe
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E94-D 号: 8 ページ: 1539-1546

    • DOI

      10.1587/transinf.E94.D.1539

    • NAID

      10030192385

    • ISSN
      0916-8532, 1745-1361
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] An Adaptive Various-width Data Cache for Low Power Design2011

    • 著者名/発表者名
      Jiongyao Ye, Yu Wan, Takahiro Watanabe
    • 雑誌名

      IEICE

      巻: E94-D ページ: 1539-1546

    • NAID

      10030192385

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] Low Power Placement and Routing for the Coarse-Grained Power Gating FPGA Architecture

    • 著者名/発表者名
      C. Li, Y.P.Dong and T.Watanabe
    • 雑誌名

      IEICE Trans. Fundamentals of Electronics Communications and Computer Sciences

      巻: E94-A, 12 ページ: 2519-2527

    • NAID

      10030533568

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] A Sophisticated Routing Algorithm in 3D NoC with Fixed TSVs for Low Energy and Latency

    • 著者名/発表者名
      Xin Jiang, Lian Zeng, Takahiro Watanabe
    • 雑誌名

      IPSJ Trans.SLDM

      巻: vol.13 (to appear)

    • NAID

      130004705275

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [雑誌論文] Region Oriented Routing FPGA Architecture for Dynamic Power Gating

    • 著者名/発表者名
      Ce Li , Yiping Dong and Takahiro Watanabe
    • 雑誌名

      IEICE Trans.Fudamentals

      巻: vol.E95-A 12 ページ: 2199-2207

    • NAID

      10031161353

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] A Fault-Tolerant Hamiltonian-Based Odd-Even Routing Algorithm for Network-on-Chip2020

    • 著者名/発表者名
      Cheng Hu, Michael Conrad Meyer, Xin Jiang, Takahiro Watanabe
    • 学会等名
      ITC-CSCC 2020
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-18K11226
  • [学会発表] Multiple Factors Congestion Prediction Algorithm for Network-on-Chip2020

    • 著者名/発表者名
      Zhenyu Hu, Michael Conrad Meyer, Xin Jiang, Takahiro Watanabe
    • 学会等名
      ITC-CSCC 2020
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-18K11226
  • [学会発表] Efficient Delay-matching Bus Routing by using Multi-layers2014

    • 著者名/発表者名
      Yang Tian, Ran Zhang, Takahiro Watanabe
    • 学会等名
      Int. Conf. on Electronics Packaging
    • 発表場所
      Toyama
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Flexible L1 Cache Optimization for a Low Power Embedded System2013

    • 著者名/発表者名
      Huatao ZHAO, Jiongyao YE, Takahiro WATANABE
    • 学会等名
      情報処理学会第5回全国大会
    • 発表場所
      仙台
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Pseudo Dual Path Processing to Reduce the Branch Misprediction Penalty in Embedded Processors2013

    • 著者名/発表者名
      Huatao ZHAO, Jiongyao YE, Yuxin Sun, Takahiro WATANABE
    • 学会等名
      The 10th Int. Conf. on ASIC
    • 発表場所
      Shenzhen
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Flexible L1 Cache Optimization for a Low Power Embedded System2013

    • 著者名/発表者名
      Huatao ZHAO, Sijie YIN, Yuxin Sun, Takahiro WATANABE
    • 学会等名
      2013 Int .Conf. Mechatronic Sciences, Electric Engineering and Computer
    • 発表場所
      Niiata
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Adaptive Router with Predictor using Congestion Degree for 3D Network-on-Chip2013

    • 著者名/発表者名
      Lian Zeng, Xin Jiang, Takahiro Watanabe
    • 学会等名
      Proc. 2013 Int. Soc Design Conf. (ISOCC)
    • 発表場所
      Busan
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] A Parallel Routing Method for Fixed Pins using Virtual Boundary2013

    • 著者名/発表者名
      Ran Zhang, Takahiro Watanabe
    • 学会等名
      Proc. IEEE 2013 TENCON-Spring
    • 発表場所
      Sydney
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] A Sorting-Based IO Connection Assignment for Flip-Chip Designs2013

    • 著者名/発表者名
      Ran Zhang, Xue Wei, Takahiro Watanabe
    • 学会等名
      the 10th Int. Conf. ASIC (ASICON 2013)
    • 発表場所
      Shenzhen
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] A Parallel Routing Method for Fixed Pins using Virtual Boundary2013

    • 著者名/発表者名
      Zhang Ran and Takahiro Watanabe
    • 学会等名
      TENCON Spring 2013
    • 発表場所
      Sydney
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Rotational Display Problem for Array Reference in LSI Layout Data2012

    • 著者名/発表者名
      Tomoki Kamei, Takahiro Watanabe
    • 学会等名
      ITC-CSCC 2012
    • 発表場所
      Sapporo
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] A High Performance Digital Neural Processor Design by Network on Chip Architecture2011

    • 著者名/発表者名
      Y.Dong, Y.Li and Takahiro Watanabe
    • 学会等名
      Proc. VLSI-DAT'11
    • 発表場所
      Hsinchu
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] A High Performance Digital Neural Processor Design by Network on Chip Architecture2011

    • 著者名/発表者名
      Y.Dong, Y.Li and Takahiro Watanabe
    • 学会等名
      VLSI-DAT'11
    • 発表場所
      Hsinchu, Taiwan
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] New Power Efficient FPGA Design Combining with Region-Constrained Placement and Multiple Power Domains2011

    • 著者名/発表者名
      C. Li, Y.P. Dong, Takahiro Watanabe
    • 学会等名
      Proc.IEEE NEWCAS'11 (IEEE 9th Int. Conf. New Circuits and Systems)
    • 発表場所
      Paris
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] New Power-aware Placement for Region based FPGA Architecture combined with Dynamic Power Gating by PCHM2011

    • 著者名/発表者名
      C.Li, Y.P.Dong and T. Watanabe
    • 学会等名
      Proc.ISLPED'11 (Int'l Symp. Low Power Electronics Design)
    • 発表場所
      Fukuoka
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] An Efficient Design Algorithm for Exploring Flexible Topologies in Custom Adaptive 3D NoCs for High Performance and Low Power2011

    • 著者名/発表者名
      Xin Jiang, Ran Zhang and Takahiro Watanabe
    • 学会等名
      Proc. 2011 IEEE 9th Int.Conf.on ASIC (ASICON 2011)
    • 発表場所
      Beijin
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] New Power Efficient FPGA Design Combining with Region-Constrained Placement and Multiple Power Domains2011

    • 著者名/発表者名
      C. Li, Y.P. Dong and Takahiro Watanabe
    • 学会等名
      IEEE NEWCAS’11 (IEEE 9th Int'l Conf. New Circuits and Systems)
    • 発表場所
      Bordeaux, France
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] New Power-aware Placement for Region based FPGA Architecture combined with Dynamic Power Gating by PCHM2011

    • 著者名/発表者名
      C.Li, Y.P.Dong and T. Watanabe
    • 学会等名
      ISLPED'11 (Int'l Symp. Low Power Electronics Design)
    • 発表場所
      Fukuoka, Japan
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Flexible L1 Cache Optimization for a Low Power Embedded System

    • 著者名/発表者名
      Huatao ZHAO, Sijie YIN, Yuxin Sun, Takahiro WATANABE
    • 学会等名
      2013 International Conference on Mechatronic Sciences, Electric Engineering and Computer
    • 発表場所
      Harbin, China
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] A Sorting-Based IO Connection Assignment for Flip-Chip Designs

    • 著者名/発表者名
      Ran Zhang, Xue Wei, Takahiro Watanabe
    • 学会等名
      the 10th International Conference on ASIC (ASICON 2013)
    • 発表場所
      Shenzhen, China
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Efficient Delay-matching Bus Routing by using Multi-layers

    • 著者名/発表者名
      Yang Tian, Ran Zhang, Takahiro Watanabe
    • 学会等名
      Int.Conf.on Electronics Packaging (ICEP 2014)
    • 発表場所
      Toyama
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Adaptive Router with Predictor using Congestion Degree

    • 著者名/発表者名
      Lian Zeng, Takahiro Watanabe
    • 学会等名
      電子情報通信学会 2013ソサイエティ大会
    • 発表場所
      Fukuoka
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] A Parallel Routing Method for Fixed Pins using Virtual Boundary

    • 著者名/発表者名
      Ran Zhang, Takahiro Watanabe
    • 学会等名
      IEEE 2013 TENCON-Spring
    • 発表場所
      Sydney, Australia
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] A Stack-based Solution for Alias Problem in Branch Prediction

    • 著者名/発表者名
      殷思杰,カドウ チョ,渡邊孝博
    • 学会等名
      第76回情報処理学会全国大会
    • 発表場所
      Tokyo
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Adaptive routing with congestion estimation based on G-table

    • 著者名/発表者名
      Zheng Gong,Lian Zeng,Takahiro Watanabe
    • 学会等名
      電子情報通信学会 2014総合大会
    • 発表場所
      Niigata
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Pseudo Dual Path Processing to Reduce the Branch Misprediction Penalty in Embedded Processors

    • 著者名/発表者名
      Huatao ZHAO, Jiongyao YE, Yuxin Sun, Takahiro WATANABE
    • 学会等名
      10th International Conference on ASIC
    • 発表場所
      Shenzhen, China
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Adaptive Router with Predictor using Congestion Degree for 3D Network-on-Chip

    • 著者名/発表者名
      Lian Zeng, Xin Jiang, Takahiro Watanabe
    • 学会等名
      2013 International Soc Design Conference (ISOCC)
    • 発表場所
      Busan, Korea
    • データソース
      KAKENHI-PROJECT-23500069
  • [学会発表] Efficient Length-matching Bus Routing by using Multi-layers

    • 著者名/発表者名
      Yang TIAN, Ran ZHANG, Takahiro WATANABE
    • 学会等名
      電気関係学会九州支部連合大会2013
    • 発表場所
      Kumamoto
    • データソース
      KAKENHI-PROJECT-23500069
  • 1.  棚田 嘉博 (70033248)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 2.  松元 隆博 (10304495)
    共同の研究課題数: 1件
    共同の研究成果数: 0件

URL: 

この研究者とORCID iDの連携を行いますか?
※ この処理は、研究者本人だけが実行できます。

Are you sure that you want to link your ORCID iD to your KAKEN Researcher profile?
* This action can be performed only by the researcher himself/herself who is listed on the KAKEN Researcher’s page. Are you sure that this KAKEN Researcher’s page is your page?

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi