• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

木村 啓明  KIMURA Hiromitsu

ORCIDORCID連携する *注記
研究者番号 00361155
所属 (過去の研究課題情報に基づく) *注記 2003年度 – 2004年度: 東北大学, 大学院・情報科学研究科, 助手
審査区分/研究分野
研究代表者以外
計算機科学
キーワード
研究代表者以外
data-transfer bottleneck / operation merging / storage / resistor-circuit network / device modeling / fully parallel processing / ferroelectric capacitor / TMR device / multiple-valued logic-in-memory / 多値基本演算子 … もっと見る / マイクロ順序動作 / ゲートレベルパイプライン処理 / パイプライン乗算器 / 多値集積回路 / フローティングゲートMOSトランジスタ / ゲートレベルパイプライン / FPGA / 不揮発性ロジック / 強誘電体CAM / 相補的動作 / 非破壊読出し / デバイスモデル / 全加算器 / 強誘電体デバイス / 非数値データ処理 / データ転送ボトルネックフリー / 記憶・演算一体化 / 抵抗回路網 / デバイスモデリング / 超並列演算 / 強誘電体キャパシタ / TMR素子 / 多値ロジックインメモリ 隠す
  • 研究課題

    (1件)
  • 研究成果

    (19件)
  • 共同研究者

    (3人)
  •  転送ボトルネックフリー多値ロジックインメモリVLSIの開発と応用

    • 研究代表者
      羽生 貴弘
    • 研究期間 (年度)
      2001 – 2004
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機科学
    • 研究機関
      東北大学

すべて 2004 2003 2002

すべて 雑誌論文

  • [雑誌論文] Complementary Ferroelectric-Capacitor Logic for Low-Power Logic-in-Memory VLSI2004

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      IEEE Journal of Solid-State Circuits Vol.SC-39,No.6

      ページ: 919-926

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Complementary Ferroelectric-Capacitor Logic for Low-Power Logic-in-Memory VLSI2004

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      IEEE Journal of Solid-State Circuits SC-39

      ページ: 919-926

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Complementary Ferroelectric-Capacitor Logic for Low-Power Logic-in-Memory VLSI2004

    • 著者名/発表者名
      Hiromitsu Kimura
    • 雑誌名

      IEEE Journal of Solid-State Circuits SC-39・6

      ページ: 919-926

    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] A Study of Multiple-Valued Magnetoresistive RAM(MRAM) Using Binary MTJ2004

    • 著者名/発表者名
      Hiromitsu Kimura
    • 雑誌名

      Proc.34th IEEE International Symposium on Multiple-Valued Logic 34

      ページ: 340-345

    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] TMR-Based Logic-in-Memory Circuit for Low-Power VLSI2004

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      ITC-CSCC 2004

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] TMR-Based Logic-in-Memory Circuit for Low-Power VLSI2004

    • 著者名/発表者名
      Hiromitsu Kimura
    • 雑誌名

      Proc.ITC-CSCC 2004

    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Multiple-Valued Logic-in-Memory VLSI Using MFSFETs and Its Application2003

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      International Journal of Multiple-Valued Logic Vol.9, No.1

      ページ: 23-42

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Complementary Ferroelectric-Capacitor Logic and Its Application2003

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      Digest of Technical Papers, IEEE International Solid-State Circuits Conference(ISSCC)

      ページ: 160-161

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] 強誘電体デバイスを用いたロジックインメモリVLSIの構成2003

    • 著者名/発表者名
      木村啓明
    • 雑誌名

      信学論 J86-C

      ページ: 886-893

    • NAID

      110003202108

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Multiple-Valued Logic-in-Memory VLSI Using MFSFETs and Its Application2003

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      International Journal of Multiple-Valued Logic 9

      ページ: 23-42

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] 強誘電体デバイスを用いたロジックインメモリVLSIの構成2003

    • 著者名/発表者名
      木村啓明
    • 雑誌名

      信学論 Vol.J86-C, No.8

      ページ: 886-893

    • NAID

      110003202108

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Complementary Ferroelectric-Capacitor Logic and Its Application2003

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      Digest of Technical Papers, IEEE International Solid-State Circuits Conference (ISSCC) 46

      ページ: 160-161

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Implementation of a DRAM-Cell-Based Multiple-Valued Logic-in-Memory Circuit2002

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      IEICE Trans.on Electronics E85-C

      ページ: 1814-1823

    • NAID

      110006351097

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Dynamic-Storage-Based Logic-in-Memory Circuit and Its Application to a Fine-Grain Pipelined System2002

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      IEICE Trans.on Electronics E85-C

      ページ: 288-296

    • NAID

      110003220853

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Dynamic-Storage-Based Logic-in-Memory Circuit and Its Application to a Fine-Grain Pipelined System2002

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      IEICE Trans.on Electron. Vol.E85-C, No.2

      ページ: 288-296

    • NAID

      110003220853

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Multiple-Valued Logic-in-Memory VLSI Based on Ferroelectric Capacitor Storage and Charge Addition2002

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      IEEE 32nd International Symposium on Multiple-Valued Logic

      ページ: 161-166

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Ferroelectric-Based Functional Pass-Gate for Low-Power VLSI2002

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      2002 Symposium on VLSI Circuits

      ページ: 196-199

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Implementation of a DRAM-Cell-Based Multiple-Valued Logic-in-Memory Circuit2002

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      IEICE Trans.on Electronics Vol.E85-C, No.10

      ページ: 1814-1823

    • NAID

      110006351097

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Multiple-Valued Logic-in-Memory VLSI Based on Ferroelectric Capacitor Storage and Charge Addition2002

    • 著者名/発表者名
      H.Kimura
    • 雑誌名

      IEEE 32nd International Symposium on Multiple-Valued Logic 32

      ページ: 161-166

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • 1.  羽生 貴弘 (40192702)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 2.  亀山 充隆 (70124568)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 3.  望月 明 (40359542)
    共同の研究課題数: 1件
    共同の研究成果数: 0件

URL: 

この研究者とORCID iDの連携を行いますか?
※ この処理は、研究者本人だけが実行できます。

Are you sure that you want to link your ORCID iD to your KAKEN Researcher profile?
* This action can be performed only by the researcher himself/herself who is listed on the KAKEN Researcher’s page. Are you sure that this KAKEN Researcher’s page is your page?

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi