• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

石原 亨  Ishihara Tohru

ORCIDORCID連携する *注記
研究者番号 30323471
その他のID
外部サイト
所属 (現在) 2025年度: 名古屋大学, 情報学研究科, 教授
所属 (過去の研究課題情報に基づく) *注記 2017年度 – 2025年度: 名古屋大学, 情報学研究科, 教授
2014年度 – 2017年度: 京都大学, 情報学研究科, 准教授
2011年度: 九州大学, 准教授
2008年度 – 2009年度: 九州大学, システムLSI研究センター, 准教授
2002年度: 東京大学, 大規模集積システム設計教育研究センター, 助手
2001年度: 東京大学, 大規模集積システム・設計教育研究センター, 助手
2000年度: 東京大学, 大規模集積システム設計教育研究センター, 助手
審査区分/研究分野
研究代表者
計算機システム / 計算機システム・ネットワーク / 中区分60:情報科学、情報工学およびその関連分野 / 大区分J / 小区分60040:計算機システム関連 / 情報科学、情報工学およびその関連分野 / 電子デバイス・機器工学
研究代表者以外
計算機システム / 計算機科学
キーワード
研究代表者
計算機システム / エネルギー効率化 / 低消費電力・高エネルギー密度 / 省エネルギー / 低消費電力設計 / 光ニューラルネットワーク / 光集積回路 / 光コンピューティング / システムオンチップ / 電子デバイス・機器 … もっと見る / 低消費電力 / 低消費設計技術 / 集積回路設計技術 / 高次多値変調 / AI推論 / 光トランシーバ / 設計最適化 / 光電融合回路 / マイクロプロセッサ / 環境発電 / ハイパフォーマンス・コンピューティング / フォトニック結晶 / スマートセンサ情報システム / 太陽電池 / 高信頼性 / リーク電流 / 閾値電圧 / ディープサブミクロン / SWコデザイン / HW / メモリ … もっと見る
研究代表者以外
HW / FPGA / 低消費電力化 / 低消費電力技術 / ディペンダブル・コンピューティング / 省エネルギー / 電子デバイス・機器 / オンチップモニタ / 消費エネルギー最小化 / 基板電圧制御 / 動的電圧制御 / 低電圧動作 / 低消費電力設計 / 最小エネルギー動作 / dynamic optimization / SW codesign / computer architecture / low power design / design optimization / emulation / system LSI / 分散演算 / 動的最適化 / SWコデザイン / 計算機アーキテクチャ / 設計最適化 / エミュレーション / システムLSI / 組込システム / ディペンダブルシステム / 組込みシステム / 製造容易化 / 集積回路 / システムオンチップ 隠す
  • 研究課題

    (13件)
  • 研究成果

    (135件)
  • 共同研究者

    (14人)
  •  光演算回路に基づく広帯域かつ超省エネルギー情報処理基盤の創出研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2024 – 2028
    • 研究種目
      基盤研究(S)
    • 審査区分
      大区分J
    • 研究機関
      名古屋大学
  •  Gain Cell DRAMを活用する超省エネルギーコンピューティング基盤の創出研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2024 – 2025
    • 研究種目
      挑戦的研究(萌芽)
    • 審査区分
      中区分60:情報科学、情報工学およびその関連分野
    • 研究機関
      名古屋大学
  •  光と電子が密に融合する集積回路のアーキテクチャと設計技術研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2020 – 2022
    • 研究種目
      基盤研究(B)
    • 審査区分
      小区分60040:計算機システム関連
    • 研究機関
      名古屋大学
  •  フォトニクスとエレクトロニクスの融合による光コンピュータの構成法に関する研究研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2017 – 2019
    • 研究種目
      挑戦的研究(萌芽)
    • 研究分野
      情報科学、情報工学およびその関連分野
    • 研究機関
      名古屋大学
      京都大学
  •  IoT社会の実現を目指した次世代コンピューティング基盤の研究研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2017 – 2019
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機システム
    • 研究機関
      名古屋大学
  •  自律的に最小エネルギー動作を実現する集積回路設計技術

    • 研究代表者
      小野寺 秀俊
    • 研究期間 (年度)
      2016 – 2019
    • 研究種目
      基盤研究(A)
    • 研究分野
      計算機システム
    • 研究機関
      京都大学
  •  環境発電技術を用いた社会に溶け込むコンピューティング基盤の研究研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2014 – 2016
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機システム
    • 研究機関
      京都大学
  •  ニアスレッショルド電圧動作に適したオンチップメモリの研究研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2014 – 2016
    • 研究種目
      挑戦的萌芽研究
    • 研究分野
      計算機システム
    • 研究機関
      京都大学
  •  自律的特性補償により閾値付近の低電圧まで安定動作する集積回路設計技術

    • 研究代表者
      小野寺 秀俊
    • 研究期間 (年度)
      2013 – 2016
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機システム
    • 研究機関
      京都大学
  •  環境発電に適した組込みシステムのアーキテクチャとOS制御による電力管理技術の研究研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2011
    • 研究種目
      若手研究(A)
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      九州大学
  •  環境発電による電力供給に適したコンピュータシステムの研究研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2008 – 2009
    • 研究種目
      若手研究(B)
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      九州大学
  •  システムLSI向け低電力メモリアーキテクチャおよび設計支援技術の開発研究代表者

    • 研究代表者
      石原 亨
    • 研究期間 (年度)
      2001 – 2002
    • 研究種目
      若手研究(B)
    • 研究分野
      電子デバイス・機器工学
    • 研究機関
      東京大学
  •  スケーラブル・システムLSIアーキテクチャの設計手法に関する研究

    • 研究代表者
      村上 和彰
    • 研究期間 (年度)
      1999 – 2000
    • 研究種目
      基盤研究(A)
    • 研究分野
      計算機科学
    • 研究機関
      九州大学

すべて 2024 2022 2021 2020 2019 2018 2017 2016 2015 2014 2013 2010 2009 2008 その他

すべて 雑誌論文 学会発表 図書 産業財産権

  • [図書] Multi-Processor System-on-Chip 1: (Chapter 10) Minimum Energy Computing via Supply and Threshold Voltage Scaling2021

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara
    • 総ページ数
      28
    • 出版者
      Wiley - ISTE
    • ISBN
      9781119818274
    • データソース
      KAKENHI-PROJECT-17H01712
  • [雑誌論文] Neural Network Calculations at the Speed of Light Using Optical Vector-Matrix Multiplication and Optoelectronic Activation2021

    • 著者名/発表者名
      HATTORI Naoki、SHIOMI Jun、MASUDA Yutaka、ISHIHARA Tohru、SHINYA Akihiko、NOTOMI Masaya
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E104.A 号: 11 ページ: 1477-1487

    • DOI

      10.1587/transfun.2020KEP0016

    • NAID

      130008109846

    • ISSN
      0916-8508, 1745-1337
    • 年月日
      2021-11-01
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-20H04155
  • [雑誌論文] A Synthesis Method Based on Multi-Stage Optimization for Power-Efficient Integrated Optical Logic Circuits2021

    • 著者名/発表者名
      MATSUO Ryosuke、SHIOMI Jun、ISHIHARA Tohru、ONODERA Hidetoshi、SHINYA Akihiko、NOTOMI Masaya
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E104.A 号: 11 ページ: 1546-1554

    • DOI

      10.1587/transfun.2020KEP0018

    • NAID

      130008109844

    • ISSN
      0916-8508, 1745-1337
    • 年月日
      2021-11-01
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-20H04155
  • [雑誌論文] Optical-electronic implementation of artificial neural network for ultrafast and accurate inference processing2021

    • 著者名/発表者名
      Hattori Naoki、Masuda Yutaka、Ishihara Tohru、Shiomi Jun、Shinya Akihiko、Notomi Masaya
    • 雑誌名

      Proc. AI and Optical Data Sciences II. International Society for Optics and Photonics

      ページ: 415-421

    • DOI

      10.1117/12.2577966

    • 査読あり
    • データソース
      KAKENHI-PROJECT-20H04155
  • [雑誌論文] 集積ナノフォトニクスに基づく光ニューラルネットワークを対象とした回路アーキテクチャ探索2020

    • 著者名/発表者名
      服部直樹, 増田豊, 石原亨, 塩見準, 新家昭彦, 納富雅也
    • 雑誌名

      第33回 回路とシステムワークショップ論文集

      巻: IEICE-VLD2019-137 ページ: 10-15

    • NAID

      40022400516

    • 査読あり
    • データソース
      KAKENHI-PROJECT-20H04155
  • [雑誌論文] An Optical Accelerator for Deep Neural Network Based on Integrated Nanophotonics2020

    • 著者名/発表者名
      Shiomi Jun、Ishihara Tohru、Onodera Hidetoshi、Shinya Akihiko、Notomi Masaya
    • 雑誌名

      Proc. IEEE International Conference on Rebooting Computing

      ページ: 95-101

    • DOI

      10.1109/icrc2020.2020.00017

    • 査読あり
    • データソース
      KAKENHI-PROJECT-20H04155
  • [雑誌論文] On-Chip Cache Architecture Exploiting Hybrid Memory Structures for Near-Threshold Computing2019

    • 著者名/発表者名
      XU Hongjie、SHIOMI Jun、ISHIHARA Tohru、ONODERA Hidetoshi
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E102.A 号: 12 ページ: 1741-1750

    • DOI

      10.1587/transfun.E102.A.1741

    • NAID

      130007754040

    • ISSN
      0916-8508, 1745-1337
    • 年月日
      2019-12-01
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-17H01712
  • [雑誌論文] Methods for Reducing Power and Area of BDD-Based Optical Logic Circuits2019

    • 著者名/発表者名
      MATSUO Ryosuke、SHIOMI Jun、ISHIHARA Tohru、ONODERA Hidetoshi、SHINYA Akihiko、NOTOMI Masaya
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E102.A 号: 12 ページ: 1751-1759

    • DOI

      10.1587/transfun.E102.A.1751

    • NAID

      130007754051

    • ISSN
      0916-8508, 1745-1337
    • 年月日
      2019-12-01
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-17K19975
  • [雑誌論文] A Design Method of a Cell-Based Amplifier for Body Bias Generation2019

    • 著者名/発表者名
      KOYANAGI Takuya、SHIOMI Jun、ISHIHARA Tohru、ONODERA Hidetoshi
    • 雑誌名

      IEICE Transactions on Electronics

      巻: E102.C 号: 7 ページ: 565-572

    • DOI

      10.1587/transele.2018CTP0014

    • NAID

      130007671364

    • ISSN
      0916-8524, 1745-1353
    • 年月日
      2019-07-01
    • 言語
      英語
    • 査読あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-16H01713, KAKENHI-PROJECT-17H01712
  • [雑誌論文] An Integrated Nanophotonic Parallel Adder2018

    • 著者名/発表者名
      Ishihara Tohru、Shinya Akihiko、Inoue Koji、Nozaki Kengo、Notomi Masaya
    • 雑誌名

      ACM Journal on Emerging Technologies in Computing Systems

      巻: 14 号: 2 ページ: 1-20

    • DOI

      10.1145/3178452

    • 査読あり
    • データソース
      KAKENHI-PROJECT-17K19975
  • [雑誌論文] A temperature monitor circuit with small voltage sensitivity using a topology-reconfigurable ring oscillator2018

    • 著者名/発表者名
      Kishimoto Tadashi、Ishihara Tohru、Onodera Hidetoshi
    • 雑誌名

      Japanese Journal of Applied Physics

      巻: 57 号: 4S ページ: 04FF09-04FF09

    • DOI

      10.7567/jjap.57.04ff09

    • NAID

      210000148923

    • 査読あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-16H01713, KAKENHI-PROJECT-17H01712
  • [雑誌論文] Minimum Energy Point Tracking with All-Digital On-Chip Sensors2018

    • 著者名/発表者名
      Shiomi Jun、Hokimoto Shu、Ishihara Tohru、Onodera Hidetoshi
    • 雑誌名

      Journal of Low Power Electronics

      巻: 14 号: 2 ページ: 227-235

    • DOI

      10.1166/jolpe.2018.1561

    • 査読あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-16H01713, KAKENHI-PROJECT-17H01712
  • [雑誌論文] Area-Efficient Fully Digital Memory Using Minimum Height Standard Cells for Near-Threshold Voltage Computing2017

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 雑誌名

      Integration, the VLSI Journal

      巻: N/A ページ: 201-210

    • DOI

      10.1016/j.vlsi.2017.07.001

    • 査読あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-16J08694, KAKENHI-PROJECT-16H01713, KAKENHI-PROJECT-17H01712
  • [雑誌論文] A Necessary and Sufficient Condition of Supply and Threshold Voltages in CMOS Circuits for Minimum Energy Point Operation2017

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E100.A 号: 12 ページ: 2764-2775

    • DOI

      10.1587/transfun.E100.A.2764

    • NAID

      130006236534

    • ISSN
      0916-8508, 1745-1337
    • 言語
      英語
    • 査読あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-16J08694, KAKENHI-PROJECT-16H01713, KAKENHI-PROJECT-17H01712
  • [雑誌論文] A Minimum Energy Point Tracking Algorithm Based on Dynamic Voltage Scaling and Adaptive Body Biasing2017

    • 著者名/発表者名
      HOKIMOTO Shu、ISHIHARA Tohru、ONODERA Hidetoshi
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E100.A 号: 12 ページ: 2776-2784

    • DOI

      10.1587/transfun.E100.A.2776

    • NAID

      130006236535

    • ISSN
      0916-8508, 1745-1337
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-17H01712
  • [雑誌論文] Analytical Stability Modeling for CMOS Latches in Low Voltage Operation2016

    • 著者名/発表者名
      Tatsuya Kamakari, Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E99.A 号: 12 ページ: 2463-2472

    • DOI

      10.1587/transfun.E99.A.2463

    • NAID

      130005170525

    • ISSN
      0916-8508, 1745-1337
    • 言語
      英語
    • 査読あり / 謝辞記載あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-25280014, KAKENHI-PROJECT-26280013
  • [雑誌論文] Layout Generator with Flexible Grid Assignment for Area Efficient Standard Cell2015

    • 著者名/発表者名
      Shinichi Nishizawa, Tohru Ishihara, Hidetoshi Onodera
    • 雑誌名

      IPSJ Transactions on System LSI Design Methodology

      巻: 8 号: 0 ページ: 131-135

    • DOI

      10.2197/ipsjtsldm.8.131

    • NAID

      130005091214

    • ISSN
      1882-6687
    • 言語
      英語
    • 査読あり / 謝辞記載あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-25280014
  • [雑誌論文] Statistical Timing Modeling Based on a Lognormal Distribution Model for Near-Threshold Circuit Optimization2015

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: Vol. E98-A

    • NAID

      130005085789

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26280013
  • [雑誌論文] Statistical Timing Modeling Based on a Lognormal Distribution Model for Near-Threshold Circuit Optimization2015

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E98.A 号: 7 ページ: 1455-1466

    • DOI

      10.1587/transfun.E98.A.1455

    • NAID

      130005085789

    • ISSN
      0916-8508, 1745-1337
    • 言語
      英語
    • 査読あり / 謝辞記載あり / オープンアクセス
    • データソース
      KAKENHI-PROJECT-25280014, KAKENHI-PROJECT-26280013
  • [雑誌論文] Standard Cell Structure with Flexible P/N Well Boundaries for Near-Threshold Voltage Operation2013

    • 著者名/発表者名
      Shinichi Nishizawa, Tohru Ishihara, Hidetoshi Onodera
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      巻: E96.A 号: 12 ページ: 2499-2507

    • DOI

      10.1587/transfun.E96.A.2499

    • NAID

      130003385302

    • ISSN
      0916-8508, 1745-1337
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-25280014
  • [雑誌論文] Single-Cycle-Accessible Two-Level Caches and Compilation Technique for Energy Reduction2009

    • 著者名/発表者名
      S.Yamaguchi, Y.Ishitobi, T.Ishihara, H.Yasuura
    • 雑誌名

      IPSJ Transactions on System LSI Design Methodology Vol.2

      ページ: 189-199

    • 査読あり
    • データソース
      KAKENHI-PROJECT-20700049
  • [雑誌論文] Single-Cycle-Accessible Two-Level Caches and Compilation Technique for Energy Reduction2009

    • 著者名/発表者名
      S. Yamaguchi, Y. Ishitobi, T. Ishihara, H. Yasuura
    • 雑誌名

      IPSJ Transactions on System LSI Design Methodology Vol.2

      ページ: 189-199

    • 査読あり
    • データソース
      KAKENHI-PROJECT-20700049
  • [雑誌論文] An Optimization Technique for Low-Energy Embedded Memory Systems2009

    • 著者名/発表者名
      T.Matsumura, T.Ishihara, H.Yasuura
    • 雑誌名

      IPSJ Transactions on System LSI Design Methodology Vol.2

      ページ: 239-249

    • NAID

      110009598039

    • 査読あり
    • データソース
      KAKENHI-PROJECT-20700049
  • [雑誌論文] An Optimization Technique for Low-Energy Embedded Memory Systems2009

    • 著者名/発表者名
      T. Matsumura, T. Ishihara, H. Yasuu ra
    • 雑誌名

      IPSJ Transactions on System LSI D esign Methodology Vol.2

      ページ: 239-249

    • NAID

      110009598039

    • 査読あり
    • データソース
      KAKENHI-PROJECT-20700049
  • [産業財産権] 半導体装置及び半導体装置の製造方法2016

    • 発明者名
      石原亨、塩見準
    • 権利者名
      石原亨、塩見準
    • 産業財産権種類
      特許
    • 出願年月日
      2016-01-20
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] An optoelectronic pipelined convolutional-RNN architecture for energy-efficient AI accelerator2024

    • 著者名/発表者名
      Chunlu Wang, Yutaka Masuda, Tohru Ishihara
    • 学会等名
      Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-20H04155
  • [学会発表] Optoelectronic Implementation of Compact and Power-Efficient Recurrent Neural Networks2022

    • 著者名/発表者名
      Taisei Ichikawa, Yutaka Masuda, Tohru Ishihara, Akihiko Shinya, Masaya Notomi
    • 学会等名
      IEEE Computer Society Annual Symposium on VLSI (ISVLSI)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-20H04155
  • [学会発表] 省面積と低電力を両立する光電融合RNN アーキテクチャ2022

    • 著者名/発表者名
      市川大生, 増田豊, 石原亨, 新家昭彦, 納富雅也
    • 学会等名
      第35 回回路とシステムワークショップ論文集
    • データソース
      KAKENHI-PROJECT-20H04155
  • [学会発表] Energy efficient OEO conversion and its applications to photonic integrated systems2022

    • 著者名/発表者名
      Akihiko Shinya, Kengo Nozaki, Shota Kita, Tohru Ishihara, Shingo Matsuo, Masaya Notomi,
    • 学会等名
      IEEE Optical Fiber Communications Conference and Exhibition (OFC)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-20H04155
  • [学会発表] Power-Aware Pruning for Ultrafast, Energy-Efficient, and Accurate Optical Neural Network Design2022

    • 著者名/発表者名
      Naoki Hattori, Yutaka Masuda, Tohru Ishihara, Akihiko Shinya, Masaya Notomi
    • 学会等名
      Design Automation Conference (DAC)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-20H04155
  • [学会発表] An Accuracy Reconfigurable Multiply-Accumulate Unit Based on Operand-Decomposed Mitchell’s Multiplier2021

    • 著者名/発表者名
      L. Hou, Y. Masuda, T. Ishihara
    • 学会等名
      Workshop on Synthesis And System Integration of Mixed Information technologies
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] Optical-electronic implementation of artificial neural network for ultrafast and accurate inference processing2021

    • 著者名/発表者名
      Hattori Naoki、Masuda Yutaka、Ishihara Tohru、Shiomi Jun、Shinya Akihiko、Notomi Masaya
    • 学会等名
      SPIE Conference 11703, AI and Optical Data Sciences II
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-20H04155
  • [学会発表] Real-Time Minimum Energy Point Tracking Using a Predetermined Optimal Voltage Setting Strategy2020

    • 著者名/発表者名
      Kiyawat Khyati、Masuda Yutaka、Shiomi Jun、Ishihara Tohru
    • 学会等名
      IEEE Computer Society Annual Symposium on VLSI
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] ニューラルネットワークの集積ナノフォトニクス実装に適した回路構造探索2020

    • 著者名/発表者名
      服部直樹、増田豊、石原亨、塩見準、新家昭彦、納富雅也
    • 学会等名
      電子情報通信学会 VLSI設計技術研究会 技術報告119(443)
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] An Optical Accelerator for Deep Neural Network Based on Integrated Nanophotonics2020

    • 著者名/発表者名
      Shiomi Jun、Ishihara Tohru、Onodera Hidetoshi、Shinya Akihiko、Notomi Masaya
    • 学会等名
      IEEE International Conference on Rebooting Computing
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-20H04155
  • [学会発表] 集積ナノフォトニクスに基づく光ニューラルネットワークを対象とした回路アーキテクチャ探索2020

    • 著者名/発表者名
      服部直樹, 増田豊, 石原亨, 塩見準, 新家昭彦, 納富雅也
    • 学会等名
      第33回 回路とシステムワークショップ
    • データソース
      KAKENHI-PROJECT-20H04155
  • [学会発表] An Optical Neural Network Architecture based on Highly Parallelized WDM-Multiplier-Accumulator2019

    • 著者名/発表者名
      ISHIHARA Tohru、SHIOMI Jun、HATTORI Naoki、MASUDA Yutaka、SHINYA Akihiko、NOTOMI Masaya
    • 学会等名
      IEEE/ACM Workshop on Photonics-Optics Technology Oriented Networking, Information and Computing Systems
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] BDDに基づく光論理回路の素子数削減と消費電力低減2019

    • 著者名/発表者名
      松尾亮祐、塩見凖、石原亨、小野寺秀俊、新家昭彦、納富雅也
    • 学会等名
      電子情報通信学会VLSI設計技術研究会
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] A Process-Scheduler-Based Approach to Minimum Energy Point Tracking2019

    • 著者名/発表者名
      Shengyu Liu, Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      DAシンポジウム
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] Society5.0の実現に向けたエナジーハーベスティング技術2019

    • 著者名/発表者名
      石原 亨
    • 学会等名
      公益社団法人電気化学会キャパシタ技術委員会
    • 招待講演
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] 広範囲な電圧領域で動作するフリップフロップのタイミング特性モデル2019

    • 著者名/発表者名
      内田翼、塩見準、石原亨、小野寺秀俊
    • 学会等名
      DAシンポジウム
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] BDD-based Synthesis of Optical Logic Circuits Exploting Wavelength Division Multiplexing2019

    • 著者名/発表者名
      Ryosuke Matsuo, Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera, Akihiko Shinya, Masaya Notomi
    • 学会等名
      Asia and South Pacific Design Automation Conference
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] Integrated Optical Neural Networks Exploiting Light Speed Approximate Parallel Multipliers2019

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera, Akihiko Shinya, and Masaya Notomi
    • 学会等名
      5th International Workshop on Optical/Photonic Interconnects
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] Near-Threshold Cache Architecture for Ultra-Low Energy Computing2019

    • 著者名/発表者名
      Tohru ISHIHARA
    • 学会等名
      International Forum on MPSoC for Software defined Hardware
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] Independent N-well and P-well Biasing for Minimum Leakage Energy Operation2018

    • 著者名/発表者名
      Yosuke Okamura, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      The International Symposium on On-Line Testing and Robust System Design
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-16H01713
  • [学会発表] A Light Speed Optical Approximate Parallel Multiplier and Its Applications2018

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera, Akihiko Shinya, and Masaya Notomi
    • 学会等名
      Workshop on Photonics-Optics Technology Oriented Networking, Information, and Computing Systems
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] アルタイム電圧最適化によるマルチタスク処理の消費エネルギー最小化2018

    • 著者名/発表者名
      塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会システムとLSIの設計技術研究会
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] Multi-Level Optimization for Large Fan-In Optical Logic Circuits using Integrated Nanophotonics2018

    • 著者名/発表者名
      Takumi Egawa, Tohru Ishihara, Hidetoshi Onodera, Akihiko Shinya, Shota Kita, Kengo Nozaki, Kenta Takata, Masaya Notomi
    • 学会等名
      IEEE International Conference on Rebooting Computing
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] 集積ナノフォトニクスに基づく近似二進対数を用いた低レイテンシ光並列乗算器2018

    • 著者名/発表者名
      塩見凖、石原亨、小野寺秀俊、新家昭彦、納富雅也
    • 学会等名
      DAシンポジウム2018
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] Independent N-Well And P-Well Biasing For Minimum Leakage Energy Operation2018

    • 著者名/発表者名
      Okamura Yosuke、Ishihara Tohru、Onodera Hidetoshi
    • 学会等名
      International Symposium on On-Line Testing and Robust System Design
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] An Integrated Optical Parallel Multiplier Exploiting Approximate Binary Logarithms towards Light Speed Data Processing2018

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera, Akihiko Shinya, Masaya Notomi
    • 学会等名
      IEEE International Conference on Rebooting Computing
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] A Hybrid Caching System Using SRAM and Standard-Cell Memory for Energy-Efficient Near-Threshold Circuits2018

    • 著者名/発表者名
      Hongjie Xu, Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      The 21st Workshop on Synthesis And System Integration of Mixed Information technologies
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] On-Chip Reconfigurable Monitor Circuit for Process Variation and Temperature Estimation2018

    • 著者名/発表者名
      Tadashi Kishimoto, Tohru Ishihara and Hidetoshi Onodera
    • 学会等名
      International Conference on Microelectronic Test Structures
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-16H01713
  • [学会発表] 幅広い動作環境にわたってLSIの最大遅延特性を追跡するクリティカルパスレプリカの構成法2018

    • 著者名/発表者名
      福田展和, 塩見準, 石原亨, 小野寺秀俊
    • 学会等名
      情報処理学会システムとLSIの設計技術研究発表会
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] Individual Voltage Scaling in Logic and Memory Circuits towards Runtime Energy Optimization in Processors2018

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Workshop on Timing Issues in the Specification and Synthesis of Digital Systems
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] A Software Implementation of Minimum Energy Point Tracking Algorithm for Microprocessors2018

    • 著者名/発表者名
      Shengyu Liu,Jun Shiomi,Tohru Ishihara,Hidetoshi Onodera
    • 学会等名
      情報処理学会DAシンポジウム
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] 選択的活性化によるスタンダードセルメモリの低消費エネルギー化2018

    • 著者名/発表者名
      塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会システムとLSIの設計技術研究会
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] All-digital on-chip heterogeneous sensors for tracking the minimum energy point of processors2018

    • 著者名/発表者名
      Hokimoto Shu、Shiomi Jun、Ishihara Tohru、Onodera Hidetoshi
    • 学会等名
      International Conference on Microelectronic Test Structures
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] On-chip reconfigurable monitor circuit for process variation and temperature estimation2018

    • 著者名/発表者名
      Kishimoto Tadashi、Ishihara Tohru、Onodera Hidetoshi
    • 学会等名
      International Conference on Microelectronic Test Structures
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] Maximizing Energy Efficiency of on-Chip Caches Exploiting Hybrid Memory Structure2018

    • 著者名/発表者名
      Xu Hongjie、Shiomi Jun、Ishihara Tohru、Onodera Hidetoshi
    • 学会等名
      The 28th International Symposium on Power and Timing Modeling, Optimization and Simulation
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] 複数電源ドメインの実行時電圧制御によるCMOS LSIの消費エネルギー最小化2018

    • 著者名/発表者名
      塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] 波長多重を用いた二分決定グラフに基づく光論理回路の合成2018

    • 著者名/発表者名
      松尾亮祐、塩見凖、石原亨、小野寺秀俊、新家昭彦、納富雅也
    • 学会等名
      DAシンポジウム2018
    • データソース
      KAKENHI-PROJECT-17K19975
  • [学会発表] セルベース設計に適合した基板バイアス制御用増幅回路の設計手法2018

    • 著者名/発表者名
      小柳卓也, 塩見準, 石原亨, 小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] Minimum Energy Point Tracking Exploiting All-Digital On-Chip Sensors2018

    • 著者名/発表者名
      Tohru Ishihara
    • 学会等名
      The 28th International Forum on MPSoC for Software-defined Hardware
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] トポロジー可変リングオシレータを用いた電圧感度の小さい動作温度モニタ2017

    • 著者名/発表者名
      岸本 真,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] On-Chip Temperature and Process Variation Sensing using a Reconfigurable Ring Oscillator2017

    • 著者名/発表者名
      Tadashi Kishimoto, Tohru Ishihara, and Hidetoshi Onodera
    • 学会等名
      2017 International Symposium on VLSI Design, Automation and Test
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-16H01713
  • [学会発表] リークエネルギーを最小化するP/N基板電圧の設定手法2017

    • 著者名/発表者名
      岡村陽介,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] On-Chip Temperature and Process Variation Sensing using a Reconfigurable Ring Oscillator2017

    • 著者名/発表者名
      Tadashi Kishimoto, Tohru Ishihara, and Hidetoshi Onodera
    • 学会等名
      International Symposium on VLSI Design, Automation and Test
    • 発表場所
      Shinchu, Taiwan
    • 年月日
      2017-04-24
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] 最小エネルギー動作点追跡アルゴリズムの実チップ評価2017

    • 著者名/発表者名
      保木本 修, 塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] On-chip temperature and process variation sensing using a reconfigurable Ring Oscillator2017

    • 著者名/発表者名
      Kishimoto Tadashi、Ishihara Tohru、Onodera Hidetoshi
    • 学会等名
      International Symposium on VLSI Design, Automation and Test
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] アクセス頻度に応じた電圧調節によるオンチップメモリの消費エネルギー最小化2017

    • 著者名/発表者名
      塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] Minimum Energy Point Tracking for Self-Powered IoT Processors2017

    • 著者名/発表者名
      Tohru Ishihara
    • 学会等名
      17th International Forum on MPSoC for software-defined hardware
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17H01712
  • [学会発表] A Temperature Monitor Circuit with Small Voltage Sensitivity using a Topology Reconfigurable Ring Oscillator2017

    • 著者名/発表者名
      Tadashi Kishimotoy, Tohru Ishiharay, and Hidetoshi Onodera
    • 学会等名
      2017 International Conference on Solid State Devices and Materials
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-16H01713
  • [学会発表] Fully Digital On-Chip Memory Using Minimum Height Standard Cells for Near-Threshold Voltage Computing2016

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS)
    • 発表場所
      Bremen(Germany)
    • 年月日
      2016-09-21
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-16H01713
  • [学会発表] A Processor Architecture Integrating Voltage Scalable On-Chip Memories for Individual Tracking of Minimum Energy Points in Logic and Memory2016

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      The 20th Workshop on Synthesis And System Integration of Mixed Information technologies
    • 発表場所
      京都リサーチパーク、京都府京都市
    • 年月日
      2016-09-24
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] A Closed-Form Stability Model for Cross-Coupled Inverters Operating in Sub-Threshold Voltage Region2016

    • 著者名/発表者名
      Tatsuya Kamakari, Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      Asia and South Pacific Design Automation Conference
    • 発表場所
      Holiday Inn, Sands Cotai, Macau
    • 年月日
      2016-01-26
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] 広範囲な動作性能領域においてエネルギー最小点追跡を可能にするオンチップメモリ2016

    • 著者名/発表者名
      塩見準、石原亨、小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • 発表場所
      山代温泉ゆのくに天祥、石川県加賀市
    • 年月日
      2016-09-14
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] 広範囲な動作性能領域においてエネルギー最小点追跡を可能にするオンチップメモリ2016

    • 著者名/発表者名
      塩見準、石原亨、小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • 発表場所
      山代温泉 ゆのくに天祥、石川県加賀市
    • 年月日
      2016-09-14
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] A Closed-Form Stability Model for Cross-Coupled Inverters Operating in Sub-Threshold Voltage Region2016

    • 著者名/発表者名
      Tatsuya Kamakari, Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      21st Asia and South Pacific Design Automation Conference (ASP-DAC)
    • 発表場所
      Macao(China)
    • 年月日
      2016-01-25
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-25280014
  • [学会発表] A Processor Architecture Integrating Voltage Scalable On-Chip Memories for Individual Tracking of Minimum Energy Points in Logic and Memory2016

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      The 20th Workshop on Synthesis And System Integration of Mixed Information technologies
    • 発表場所
      京都リサーチパーク、京都府京都市
    • 年月日
      2016-10-24
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] 回路トポロジー可変なリングオシレータを用いたプロセス変動量と動作温度の推定方法2016

    • 著者名/発表者名
      岸本真、石原亨、小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • 発表場所
      山代温泉 ゆのくに天祥、石川県加賀市
    • 年月日
      2016-09-14
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Minimum Energy Point Tracking Using Combined Dynamic Voltage Scaling and Adaptive Body Biasing2016

    • 著者名/発表者名
      Shu Hokimoto, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      IEEE International System-on-Chip Conference
    • 発表場所
      Seattle, USA
    • 年月日
      2016-09-06
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] プロセッサにおける電源電圧と基板電圧の同時調節によるエネルギー最小点追跡手法2016

    • 著者名/発表者名
      保木本修、石原亨、小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • 発表場所
      山代温泉 ゆのくに天祥、石川県加賀市
    • 年月日
      2016-09-14
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] A Closed-Form Stability Model for Cross-Coupled Inverters Operating in Sub-Threshold Voltage Region2016

    • 著者名/発表者名
      Tatsuya Kamakari, Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      Asia and South Pacific Design Automation Conference
    • 発表場所
      Sands Cotai, Macau
    • 年月日
      2016-01-26
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Minimum Energy Point Tracking under a Wide Range of PVT Conditions2016

    • 著者名/発表者名
      Shu Hokimoto, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      The 20th Workshop on Synthesis And System Integration of Mixed Information technologies
    • 発表場所
      京都リサーチパーク、京都府京都市
    • 年月日
      2016-10-24
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] A Processor Architecture Integrating Voltage Scalable On-Chip Memories for Individual Tracking of Minimum Energy Points in Logic and Memory2016

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      The 20th Workshop on Synthesis And System Integration of Mixed Information technologies
    • 発表場所
      KRP(京都)
    • 年月日
      2016-10-24
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-16H01713
  • [学会発表] Variability- and Correlation-Aware Logical Effort for Near-Threshold Circuit Design2016

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Symposium on Quality Electronic Design
    • 発表場所
      Santa Clara Convention Center, Santa Clara, California, USA
    • 年月日
      2016-03-15
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] Guidelines for Effective and Simplified Dynamic Supply and Threshold Voltage Scaling2016

    • 著者名/発表者名
      Toshihiro Takeshita, Tohru ISHIHARA, Hidetoshi Onodera
    • 学会等名
      International Symposium on VLSI Design, Automation and Test
    • 発表場所
      Hsinchu, Taiwan
    • 年月日
      2016-04-25
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Fully Digital On-Chip Memory Using Minimum Height Standard Cells for Near-Threshold Voltage Computing2016

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Workshop on Power and Timing Modeling, Optimization and Simulation
    • 発表場所
      Bremen, Germany
    • 年月日
      2016-09-21
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] Fully Digital On-Chip Memory Using Minimum Height Standard Cells for Near-Threshold Voltage Computing2016

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Workshop on Power and Timing Modeling, Optimization and Simulation
    • 発表場所
      Bremen, Germany
    • 年月日
      2016-09-21
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] CMOS LSIにおけるエネルギー最小点追跡のための電源電圧としきい値電圧の動的調節指針2016

    • 著者名/発表者名
      竹下俊宏, 塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会 システムLSI設計技術研究会 研究報告, 2016-SLDM-175(32)
    • 発表場所
      福江文化会館、長崎県福江市
    • 年月日
      2016-03-24
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Variability- and Correlation-Aware Logical Effort for Near-Threshold Circuit Design2016

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Symposium on Quality Electronic Design
    • 発表場所
      Santa Clara, California, USA
    • 年月日
      2016-03-15
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Practical Supply and Threshold Voltage Scaling for Energy Efficient Operation of Microprocessors2015

    • 著者名/発表者名
      Tohru Ishihara
    • 学会等名
      International Forum on FDSOI IC Design
    • 発表場所
      Grenoble, France
    • 年月日
      2015-06-22
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] 電源電圧としきい値電圧の同時最適化が集積回路の消費エネルギーに与える影響の解析2015

    • 著者名/発表者名
      竹下俊宏、西澤真一、Islam AKM Mahfuzul、石原 亨、小野寺秀俊
    • 学会等名
      電子情報通信学会VLSI設計技術研究会
    • 発表場所
      慶應義塾大学日吉キャンパス来往舎、神奈川県横浜市
    • 年月日
      2015-01-29
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] 統計的タイミングモデルに基づくニアスレッショルド回路のゲートサイジング2015

    • 著者名/発表者名
      塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • 発表場所
      山代温泉ゆのくに天祥、石川県加賀市
    • 年月日
      2015-08-26
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] An impact of process variation on supply voltage dependence of logic path delay variation2015

    • 著者名/発表者名
      S. Nishizawa, T. Ishihara, H. Onodera
    • 学会等名
      International Symposium on VLSI Design, Automation and Test
    • 発表場所
      Hsinchu, Taiwan
    • 年月日
      2015-04-27
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Slew- and Variability-Aware Logical Effort for Near-Threshold Circuit Design2015

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Workshop on Variability Modeling and Characterization
    • 発表場所
      San Jose, California, USA
    • 年月日
      2015-11-05
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Practical Supply and Threshold Voltage Scaling for Energy Efficient Operation of Microprocessors2015

    • 著者名/発表者名
      Tohru Ishihara
    • 学会等名
      International Forum on Embedded MPSoC and Multicore
    • 発表場所
      Ventura, California, USA
    • 年月日
      2015-07-13
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] An impact of process variation on supply voltage dependence of logic path delay variation2015

    • 著者名/発表者名
      S. Nishizawa, T. Ishihara, H. Onodera
    • 学会等名
      International Symposium on VLSI Design, Automation and Test
    • 発表場所
      Hsinchu(Taiwan)
    • 年月日
      2015-04-27
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-25280014
  • [学会発表] サブスレッショルド領域におけるラッチ回路の動作安定性モデル2015

    • 著者名/発表者名
      鎌苅竜也,塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム
    • 発表場所
      山代温泉ゆのくに天祥、石川県加賀市
    • 年月日
      2015-08-26
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] 統計的タイミングモデルに基づくニアスレッショルド回路のゲートサイジング2015

    • 著者名/発表者名
      塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム2015
    • 発表場所
      温泉ゆのくに天祥、石川県加賀市
    • 年月日
      2015-08-26
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] サブスレッショルド領域におけるラッチ回路の動作安定性モデル2015

    • 著者名/発表者名
      鎌苅竜也,塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム2015
    • 発表場所
      温泉ゆのくに天祥、石川県加賀市
    • 年月日
      2015-08-26
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Variation Tolerant Design of D-Flip-Flops for Low Voltage Circuit Operation2014

    • 著者名/発表者名
      Shinichi Nishizawa, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Workshop on Timing Issues in the Specification and Synthesis of Digital Systems (TAU)
    • 発表場所
      Santa Cruz, CA, USA
    • データソース
      KAKENHI-PROJECT-25280014
  • [学会発表] A Lognormal Timing Model and Design Guidelines for Near-Threshold Circuits2014

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Workshop on Variability Modeling and Charactorization
    • 発表場所
      San Jose, California, USA
    • 年月日
      2014-11-06
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Reconfigurable Delay Cell for Area-efficient Implementation of On-chip MOSFET Monitor Schemes2013

    • 著者名/発表者名
      A.K.M. Mahfuzul Islam, Tohru Ishihara, and Hidetoshi Onodera
    • 学会等名
      IEEE Asian Solid State Circuits Conference
    • 発表場所
      Singapore
    • データソース
      KAKENHI-PROJECT-25280014
  • [学会発表] A Run-Time Power Analysis Method using OS-Observable Parameters for Mobile Terminals2010

    • 著者名/発表者名
      Y.Kaneda, T.Okuhira, T.Ishihara, K.Hisazumi, T.Kamiyama, M.Katagiri
    • 学会等名
      International Conference on Embedded Systems and Intelligent Technology
    • 発表場所
      タイチェンマイ
    • 年月日
      2010-02-07
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] Unification of Multiple Gated Flip-Flops for Saving the Power Consumption of Register Circuits2010

    • 著者名/発表者名
      T.Okuhira, T.Ishihara
    • 学会等名
      International Conference on Embedded Systems and Intelligent Technology
    • 発表場所
      タイチェンマイ
    • 年月日
      2010-02-06
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] Unification of Multiple Gated Flip-Flops for Saving the Power Consumption of Register Circuits2010

    • 著者名/発表者名
      T. Okuhira, T. Ishihara
    • 学会等名
      Proc. of Int'l Conference on Embedded Systems and Intelligent Technology
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] Real-Time Power Management for a Multi-Performance Processor2009

    • 著者名/発表者名
      T.Ishihara
    • 学会等名
      International SoC Design Conference
    • 発表場所
      韓国釜山
    • 年月日
      2009-11-23
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] ゲーテッドフリップフロップの多ビット統合によるレジスタの低電力化2009

    • 著者名/発表者名
      奥平拓見、石原亨、安浦寛人
    • 学会等名
      電子情報通信学会総合大会
    • 発表場所
      愛媛県松山市(愛媛大学)
    • 年月日
      2009-03-17
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] [Invited Talk] Real-Time Dynamic Voltage Hopping on MPSoCs2009

    • 著者名/発表者名
      T. Ishihara
    • 学会等名
      International Forum on Embedded MPSoC and Multicore
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] A Run-Time Power Analysis Method using OS-Observable Parameters for Mobile Terminals2009

    • 著者名/発表者名
      Y. Kaneda, T. Okuhira, T. Ishihara, K. Hisazumi, T. Kamiyama, M. Katagiri
    • 学会等名
      Proc. of International Conference on Embedded Systems and Intelligent Technology
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] Real-Time Power Management for a Multi-Performance Processor2009

    • 著者名/発表者名
      T. Ishihara
    • 学会等名
      Proc. of Int'l SoC Design Conference
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] OSから解析可能な無線通信端末の消費電力モデルとその生成手法2009

    • 著者名/発表者名
      石原亨、奥平拓見、久住憲嗣、神山剛、関根和寿、片桐雅二
    • 学会等名
      情報処理学会システムLSI設計技術研究会
    • 発表場所
      新潟県佐渡市
    • 年月日
      2009-03-05
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] OSから解析可能な無線通信端末の消費電力モデルとその生成手法2009

    • 著者名/発表者名
      石原亨, 奥平拓見, 久住憲嗣, 神山剛, 関根和寿, 片桐雅二
    • 学会等名
      情報処理学会研究報告
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] ゲーテッドフリップフロップの多ビット結合によるレジスタ回路の低消費電力化2009

    • 著者名/発表者名
      奥平拓見, 石原亨, 井上弘士
    • 学会等名
      DAシンポジウム2009論文集
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] ゲーテッドフリップフロップの多ビット結合によるレジスタの低電力化2009

    • 著者名/発表者名
      奥平拓見, 石原亨, 安浦寛人
    • 学会等名
      電子情報通信学会総合大会
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] Real-Time Dynamic Voltage Hopping on MPSoCs2009

    • 著者名/発表者名
      T.Ishihara
    • 学会等名
      International Forum on Embedded MPSoC and Multicore
    • 発表場所
      米国ジョージア州サバンナ
    • 年月日
      2009-08-05
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] ゲーテッドフリップフロップの多ビット統合によるレジスタ回路の低消費電力化2009

    • 著者名/発表者名
      奥平拓見、石原亨、井上弘士
    • 学会等名
      DAシンポジウム
    • 発表場所
      石川県加賀市
    • 年月日
      2009-08-26
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] A Single Cycle Accessible Two-Level Cache Architecture for Reducing the Energy Consumption of Embedded Systems2008

    • 著者名/発表者名
      S. Yamaguchi, T. Ishihara, H. Yasuura
    • 学会等名
      Proc. of Int'l SoC Design Conference
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] A Single Cycle Accessible Two-Level Cache Architecture for R educing the Energy Consumption of Embedded Systems2008

    • 著者名/発表者名
      S. Yamaguchi, T. Ishihara, H. Y asuura
    • 学会等名
      International SoC Design Conference
    • 発表場所
      韓国・釜山
    • 年月日
      2008-11-25
    • データソース
      KAKENHI-PROJECT-20700049
  • [学会発表] Microarchitectural-Level Statistical Timing Models for Near-Threshold Circuit Design

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      20th Asia and South Pacific Design Automation Conference
    • 発表場所
      幕張メッセ、千葉県千葉市
    • 年月日
      2015-01-19 – 2015-01-22
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] An Energy-Efficient On-Chip Memory Structure for Variability-Aware Near-Threshold Operation

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      16th International Symposium on Quality Electronic Design
    • 発表場所
      San Jose, California, USA
    • 年月日
      2015-03-03 – 2015-03-05
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] ニアスレッショルド回路設計のための基本定理

    • 著者名/発表者名
      塩見準,石原亨,小野寺秀俊
    • 学会等名
      電子情報通信学会VLSI設計技術研究会
    • 発表場所
      沖縄県青年会館、沖縄県那覇市
    • 年月日
      2015-03-02 – 2015-03-04
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] ニアスレッショルド電圧動作に適した単一電源で動作する高歩留まりオン チップメモリの設計

    • 著者名/発表者名
      塩見準,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム2014
    • 発表場所
      ホテル下呂温泉水明館、岐阜県下呂市
    • 年月日
      2014-08-28 – 2014-08-29
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] 電源電圧に応じてトランジスタサイズを最適化可能なセルライブラリの生成システム

    • 著者名/発表者名
      西澤真一, 石原 亨, 小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム2014
    • 発表場所
      ホテル下呂温泉水明館、岐阜県下呂市
    • 年月日
      2014-08-28 – 2014-08-29
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Near-Threshold Computing on Heterogeneous Multicore Architectures

    • 著者名/発表者名
      Tohru Ishihara
    • 学会等名
      14th International Forum on Embedded MPSoC and Multicore
    • 発表場所
      Margaux, France
    • 年月日
      2014-07-07 – 2014-07-11
    • 招待講演
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Energy Reduction by Built-in Body Biasing with Single Supply Voltage Operation

    • 著者名/発表者名
      Norihiro Kamae, Akira Tsuchiya, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      International Symposium on Quality Electronic Design
    • 発表場所
      San Jose, California, USA
    • 年月日
      2015-03-03 – 2015-03-04
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] PLLの物理レイアウト自動生成を目指した設計手法

    • 著者名/発表者名
      釡江 典裕, 土谷 亮, 石原 亨, 小野寺 秀俊
    • 学会等名
      情報処理学会DAシンポジウム2014
    • 発表場所
      ホテル下呂温泉水明館、岐阜県下呂市
    • 年月日
      2014-08-28 – 2014-08-29
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Design Methodology of Process Variation Tolerant D-Flip-Flops for Low Voltage Circuit Operation

    • 著者名/発表者名
      Shinichi Nishizawa, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      IEEE International System-On-Chip Conference
    • 発表場所
      Las Vegas, Nevada, USA
    • 年月日
      2014-09-02 – 2014-09-05
    • データソース
      KAKENHI-PROJECT-25280014
  • [学会発表] A Variability-Aware Energy-Efficient On-Chip Memory for Near-Threshold Operation using Cell-Based Structure

    • 著者名/発表者名
      Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      The 19th Workshop on Synthesis And System Integration of Mixed Information technologies
    • 発表場所
      Evergreen Resort Hotel, Yilan, Taiwan
    • 年月日
      2015-03-16 – 2015-03-17
    • データソース
      KAKENHI-PROJECT-26540021
  • [学会発表] 製造ばらつきを考慮した極低電圧動作向けフリップフロップの設計手法

    • 著者名/発表者名
      鎌苅竜也,西澤真一,石原亨,小野寺秀俊
    • 学会等名
      情報処理学会DAシンポジウム2014
    • 発表場所
      ホテル下呂温泉水明館、岐阜県下呂市
    • 年月日
      2014-08-28 – 2014-08-29
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Design Methodology of Process Variation Tolerant D-Flip-Flops for Low Voltage Circuit Operation

    • 著者名/発表者名
      Shinichi Nishizawa, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      IEEE International System-On-Chip Conference
    • 発表場所
      Las Vegas, Nevada, USA
    • 年月日
      2014-09-02 – 2014-09-05
    • データソース
      KAKENHI-PROJECT-26280013
  • [学会発表] Variation-Aware Flip-Flop Energy Optimization for Ultra Low Voltage Operation

    • 著者名/発表者名
      Tatsuya Kamakari, Shinichi Nishizawa, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      IEEE International System-On-Chip Conference
    • 発表場所
      Las Vegas, Nevada, USA
    • 年月日
      2014-09-02 – 2014-09-05
    • データソース
      KAKENHI-PROJECT-25280014
  • [学会発表] Variation-Aware Flip-Flop Energy Optimization for Ultra Low Voltage Operation

    • 著者名/発表者名
      Tatsuya Kamakari, Shinichi Nishizawa, Tohru Ishihara, Hidetoshi Onodera
    • 学会等名
      IEEE International System-On-Chip Conference
    • 発表場所
      Las Vegas, Nevada, USA
    • 年月日
      2014-09-02 – 2014-09-05
    • データソース
      KAKENHI-PROJECT-26280013
  • 1.  小野寺 秀俊 (80160927)
    共同の研究課題数: 4件
    共同の研究成果数: 60件
  • 2.  土谷 亮 (20432411)
    共同の研究課題数: 3件
    共同の研究成果数: 2件
  • 3.  増田 豊 (60845527)
    共同の研究課題数: 3件
    共同の研究成果数: 10件
  • 4.  塩見 準 (40809795)
    共同の研究課題数: 2件
    共同の研究成果数: 9件
  • 5.  西澤 真一 (40757522)
    共同の研究課題数: 1件
    共同の研究成果数: 4件
  • 6.  村上 和彰 (10200263)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 7.  澤田 直 (70235464)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 8.  岩井原 瑞穂 (40253538)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 9.  安浦 寛人 (80135540)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 10.  Mahfuzul Islam A. K. M. (80762195)
    共同の研究課題数: 1件
    共同の研究成果数: 1件
  • 11.  納富 雅也 (50393799)
    共同の研究課題数: 1件
    共同の研究成果数: 10件
  • 12.  長谷川 浩 (40323802)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 13.  森 洋二郎 (10722100)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 14.  廣瀬 啓
    共同の研究課題数: 1件
    共同の研究成果数: 0件

URL: 

この研究者とORCID iDの連携を行いますか?
※ この処理は、研究者本人だけが実行できます。

Are you sure that you want to link your ORCID iD to your KAKEN Researcher profile?
* This action can be performed only by the researcher himself/herself who is listed on the KAKEN Researcher’s page. Are you sure that this KAKEN Researcher’s page is your page?

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi