• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

望月 明  MOCHIZUKI Akira

ORCIDORCID連携する *注記
研究者番号 40359542
その他のID
外部サイト
所属 (過去の研究課題情報に基づく) *注記 2008年度: 東北大学, 電気通信研究所, 助教
2003年度 – 2006年度: 東北大学, 電気通信研究所, 助手
審査区分/研究分野
研究代表者
計算機システム・ネットワーク
研究代表者以外
計算機システム・ネットワーク / 計算機科学
キーワード
研究代表者
データ密度 / 分散制御方式 / 多値コーディング技術 / パケット通信プロトコル / バス集中管理制御方式 / 時分割制御 / チップ内配線問題 / ダイレクト・メモリ・アクセス / マイクロプロセッサ / フリップフロップ … もっと見る / ラッチ / シュミット・トリガ / ノイズ / クロストーク / 差動ロジック / クロストークノイズ / 低消費電力 / 電流源 / 動的制御 / ダイナミック論理 / 差動増幅器 / 電流モード回路 … もっと見る
研究代表者以外
情報システム / 情報通信工学 / multiple-valued encoding / intra-chip high-speed signaling / network-on-chip / system-on-chip / semiconductor ultra-scaling / equipments / electronic devices / information communication engineering / information system / デュプレックス / プロトコル / 2線式 / チップ内通信 / 双方向同時通信 / 非同期通信プロトコル / 2線符号化方式 / クロックスキュー / クロック分配 / ハンドシェイク通信 / 多値符号化 / チップ内高速データ転送技術 / ネットワークオンチップ / システムオンチップ / 半導体超微細化 / 電子デバイス・機器 / data-transfer bottleneck / operation merging / storage / resistor-circuit network / device modeling / fully parallel processing / ferroelectric capacitor / TMR device / multiple-valued logic-in-memory / 多値基本演算子 / マイクロ順序動作 / ゲートレベルパイプライン処理 / パイプライン乗算器 / 多値集積回路 / フローティングゲートMOSトランジスタ / ゲートレベルパイプライン / FPGA / 不揮発性ロジック / 強誘電体CAM / 相補的動作 / 非破壊読出し / デバイスモデル / 全加算器 / 強誘電体デバイス / 非数値データ処理 / データ転送ボトルネックフリー / 記憶・演算一体化 / 抵抗回路網 / デバイスモデリング / 超並列演算 / 強誘電体キャパシタ / TMR素子 / 多値ロジックインメモリ / ロジック回路 / 不揮発性 / CAM / 低電力化技術 / 超並列処理 / 先端機能デバイス / 高速プロトタイピング / 非同期式制御 / 複号化 / 符号化 / 高速伝送技術 / LDPC符号 / 2線符号 / 非同期通信 / 多値VLSI技術 / 誤り訂正符号 / 高速伝送回路 / 情報機器 隠す
  • 研究課題

    (5件)
  • 研究成果

    (73件)
  • 共同研究者

    (5人)
  •  多値双方向同時データ転送技術に基づく高速LDPCデコーダVLSIの開発

    • 研究代表者
      羽生 貴弘
    • 研究期間 (年度)
      2006 – 2008
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      東北大学
  •  不揮発性デバイスに基づくクイックオンVLSIシステムの構成

    • 研究代表者
      羽生 貴弘
    • 研究期間 (年度)
      2006 – 2007
    • 研究種目
      萌芽研究
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      東北大学
  •  パケット通信に基づくチップ内高速多値データ転送VLSIの開発研究代表者

    • 研究代表者
      望月 明
    • 研究期間 (年度)
      2004 – 2006
    • 研究種目
      若手研究(B)
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      東北大学
  •  双方向電流モード多値回路技術に基づく超高速非同期データ転送VLSIの開発

    • 研究代表者
      羽生 貴弘
    • 研究期間 (年度)
      2003 – 2005
    • 研究種目
      基盤研究(C)
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      東北大学
  •  転送ボトルネックフリー多値ロジックインメモリVLSIの開発と応用

    • 研究代表者
      羽生 貴弘
    • 研究期間 (年度)
      2001 – 2004
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機科学
    • 研究機関
      東北大学

すべて 2007 2006 2005 2004

すべて 雑誌論文 学会発表

  • [雑誌論文] Design and Evaluation of a 54x54-bit Multiplier Based on Differential-Pair Circuitry2007

    • 著者名/発表者名
      A. Mochizuki, H. Shirahama and T. Hanyu
    • 雑誌名

      IEICE Trans. on Electronics Vol.E90-C, No.4

      ページ: 683-691

    • 査読あり
    • データソース
      KAKENHI-PROJECT-18300012
  • [雑誌論文] Design and Evaluation of a 54x54-bit Multiplier Based on Differential-Pair Circuitry2007

    • 著者名/発表者名
      Akira Mochizuki, Hirokatsu Shirahama and Takahiro Hanyu
    • 雑誌名

      IEICE Trans. on Electronics E90-C・4

      ページ: 683-691

    • 査読あり
    • データソース
      KAKENHI-PROJECT-18300012
  • [雑誌論文] Highly Reliable Multiple-Valued Circuit Based on Dual-Rail Differential Logic2006

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      Proc. IEEE International Symposium on Multiple-Valued Logic 36(CD-ROM)

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Design of a Microprocessor Datapath Using Four-Valued Differential-Pair Circuits2006

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      Proc. IEEE International Symposium on Multiple-Valued Logic 36(CD-ROM)

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] 2線差動論理に基づくノイズフリー多値集積回路2006

    • 著者名/発表者名
      三浦 成友, 望月 明, 羽生 貴弘
    • 雑誌名

      平成18年度電気関係学会東北支部連合大会講演論文集

      ページ: 341-341

    • データソース
      KAKENHI-PROJECT-18300012
  • [雑誌論文] TMR-Based Differential Logic for Vt-Variation Compansation2006

    • 著者名/発表者名
      A.Hirosaki, M.Miura, A.Mochizuki, T.Hanyu
    • 雑誌名

      Proc. 3rd Workshop of Yeungnum Univ. and Tohoku Univ.

      ページ: 51-52

    • データソース
      KAKENHI-PROJECT-18650009
  • [雑誌論文] 差動ロジックに基づく高性能VLSIの展望2006

    • 著者名/発表者名
      望月明, 羽生貴弘
    • 雑誌名

      多値論理研究ノート 29

    • データソース
      KAKENHI-PROJECT-18300012
  • [雑誌論文] Highly reliable Multiple-Valued Circuit Based on Dual-Rail Differential Logic2006

    • 著者名/発表者名
      A.Mochizuki, T.Hanyu
    • 雑誌名

      Proc. 36th IEEE International Symposium on Multiple-Valued Logic 36(CD-ROM版のため頁番号なし)

    • データソース
      KAKENHI-PROJECT-18300012
  • [雑誌論文] Design of a Microprocessor Datapath Using Four-Valued Differential-Pair Circuits2006

    • 著者名/発表者名
      A.Mochizuki, T.Kitamura, H.Shirahama, T.Hanyu
    • 雑誌名

      Proc. 36th IEEE International Symposium on Multiple-Valued Logic 36(CD-ROM版のため頁番号なし)

    • データソース
      KAKENHI-PROJECT-18300012
  • [雑誌論文] Low-power Latch Based on Dynamic Differential Logic2006

    • 著者名/発表者名
      H.Shirahama, A.Mochizuki, T.Hanyu
    • 雑誌名

      Proc. 3rd Workshop of Yeungnum Univ. and Tohoku Univ 3

      ページ: 138-140

    • データソース
      KAKENHI-PROJECT-18300012
  • [雑誌論文] Design of a Low-Power Quaternary Flip-Flop Based on Dynamic Differential Logic2006

    • 著者名/発表者名
      A.Mochizuki, H.Shirahama, T.Hanyu
    • 雑誌名

      IEICE Trans. on Electronics E89-C・11

      ページ: 1575-1580

    • NAID

      110007538696

    • データソース
      KAKENHI-PROJECT-18300012
  • [雑誌論文] Design of a Low-Power Quaternary Flip-Flop Based on Dynamic Differential Logic2006

    • 著者名/発表者名
      A. Mochizuki, H. Shirahama and T. Hanyu
    • 雑誌名

      IEICE Trans. on Electronics Vol.E89-C, No.11

      ページ: 1575-1580

    • NAID

      110007538696

    • 査読あり
    • データソース
      KAKENHI-PROJECT-18300012
  • [雑誌論文] TMRロジックとその応用2006

    • 著者名/発表者名
      羽生貴弘, 望月明, 渡邊康広
    • 雑誌名

      応用電子物性分科会誌 12・4

      ページ: 154-159

    • NAID

      10024270241

    • データソース
      KAKENHI-PROJECT-18650009
  • [雑誌論文] 差動ロジックに基づく高性能VLSIの展望2006

    • 著者名/発表者名
      望月 明
    • 雑誌名

      多値論理研究ノート 29

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Design of a Low-Power Multiple-Valued Integrated Circuit Based on Dynamic Source-Coupled Logic2005

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing 11, 5-6

      ページ: 481-498

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Design of a Low-Power Multiple-Valued Integrated Circuit Based on Dynamic Source-Coupled Logic2005

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEEE Journal of Multiple-Valued Logic and Soft Computing 11

      ページ: 481-498

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] A 1.88ns 54x54-bit Multiplier in 0.18μm CMOS Based on Multiple-Valued Differential-Pair Circuitry2005

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      2005 Symposium on VLSI Circuits, Digest of Technical Papers

      ページ: 264-267

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] 0.2V-Swing Multiple-Valued Differential-Pair Circuit and Its Application to Arithmetic VLSI2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      14th International Workshop on Post-Binary ULSI Systems 14

      ページ: 35-41

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] TMR-Based Logic-in-Memory Circuit for Low-Power VLSI2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      IEICE Transactions on Fundamentals. (印刷中)(to be published)

    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Design of a Low-Power Multiple-Valued Integrated Circuit Based on Dynamic Source-Coupled Logic2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing (to be published)(印刷中)

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] 電流モード多値回路技術の展望2005

    • 著者名/発表者名
      望月 明
    • 雑誌名

      多値論理研究ノート 28

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] 0.2V-Swing Multiple-Valued Differential-Pair Circuit and Its Application to Arithmetic VLSI2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      International Workshop on Post-Binary ULSI Systems 14

      ページ: 35-41

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Design of a Low-Power Multiple-Valued Integrated Circuit Based on Dynamic Source-Coupled Logic2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing 11・5-6

      ページ: 481-498

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] O.2V-Swing Multiple-Valued Differential-Pair Circuit and Its Application to Arithmetic VLSI2005

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      International Workshop on Post-Binary ULSI Systems 14

      ページ: 35-41

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] 多値差動ロジックに基づく高性能部分積生成回路の構成2005

    • 著者名/発表者名
      望月明
    • 雑誌名

      電子情報通信学会2005年総合大会講演論文集

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Design of a Low-Power Multiple-Valued Integrated Circuit Based on Dynamic Source-Coupled Logic2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing 11・5-6

      ページ: 481-498

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Design of a Low-Power Multiple-Valued Integrated Circuit Based on Dynamic Source-Coupled Logic2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      J.Multiple-Valued Logic & Soft Computing (採録決定)(印刷中)

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] 0.2V-Swing Multiple-Valued Differential-Pair Circuit and Its Application to Arithmetic VLSI2005

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      International Workshop on Post-Binary ULSI Systems 14

      ページ: 35-41

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] 電流モード多値回路技術の展望2005

    • 著者名/発表者名
      望月 明
    • 雑誌名

      多値論理研究ノート 28

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] A 1.88ns 54x54-bit Multiplier in 0.18μm CMOS Based on Multiple-Valued Differential-Pair Circuitry2005

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      2005 Symposium on VLSI Circuits

      ページ: 264-267

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] A 1.88ns 54×54-bit Multiplier in 0.18μm CMOS Based on Multiple-Valued Differential-Pair Circuitry2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      2005 Sympsium on VLSI Circuits, Digest of Technical Papers (to be published)(印刷中)

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] A 1.88ns 54x54-bit Multiplier in 0.18μm CMOS Based on Multiple-Valued Differential-Pair Circuitry2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      2005 Symposium on VLSI Circuits, Digest of Technical Papers

      ページ: 264-267

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] A 1.88ns 54x54-bit Multiplier in 0.18μm CMOS Based on Multiple-Valued Differential-Pair Circuitry2005

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      Symposium on VLSI Circuits

      ページ: 264-267

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Low-Power Motion-Vector Detection VLSI Processor Based on Pass-Gate Logic with Dynamic Supply-Voltage/Clock-Frequency Scaling2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C,11

      ページ: 1876-1883

    • NAID

      110003214804

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] 多値2線差動論理に基づく高性能算術演算VLSI2004

    • 著者名/発表者名
      望月 明
    • 雑誌名

      多値論理フォーラム,多値論理研研究ノート 27

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Low-Power Pipelined VLSI System Using a Power-Supply-Controlled CMOS Pass-Gate Network and Its Application2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      The 2004 International Conference on Circuits/Systems, Computers and Communications

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Low-Power Multiple-Valued Current-Mode Logic Using Substrate Bias Control2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C・4

      ページ: 582-588

    • NAID

      110003214894

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Low-Power Multiple-Valued Current-Mode Logic Using Substrate Bias Control2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C,4

      ページ: 582-588

    • NAID

      110003214894

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Dynamically Function-Programmable Bus Architecture for High-Throughput Intra-Chip Data Transfer2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C,11

      ページ: 1915-1922

    • NAID

      110003214810

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Low-Power Motion-Vector Detection VLSI Processor Based on Pass-Gate Logic with Dynamic Supply-Voltage/Clock-Frequency Scaling2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C,11

      ページ: 1876-1883

    • NAID

      110003214804

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Dynamically Function-Programmable Bus Architecture for High-Throughput Intra-Chip Data Transfer2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C・11

      ページ: 1915-1922

    • NAID

      110003214810

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] 多値2線差動論理に基づく高性能算術演算VLSI2004

    • 著者名/発表者名
      望月明
    • 雑誌名

      多値論理研究ノート 27

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Dynamically Function-Programmable Bus Architecture for High-Throughput Infra-Chip Data Transfer2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C, 11

      ページ: 1915-1922

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Low-Power Multiple-Valued Current-Mode Logic Using Substrate Bias Control2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C, 4

      ページ: 582-588

    • NAID

      110003214894

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] TMR-Based Logic-in-Memory Circuit for Low-Power VLSI2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEICE Transactions on Fundamentals. (to be published)

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Low-Power Motion-Vector Detection VLSI Processor Based on Pass-Gate Logic with Dynamic Supply-Voltage/Clock-Frequency Scaling2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C, 11

      ページ: 1876-1883

    • NAID

      110003214804

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Low-Power Multiple-Valued Current-Mode Logic Using Substrate Bias Control2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEICE Trans. on Electronics E87-C,4

      ページ: 582-588

    • NAID

      110003214894

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Infra-Chip Address-Presetting Data-Transfer Scheme Using Four-Valued Encoding2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEEE Int.Symposium on Multiple-Valued Logic 34

      ページ: 192-197

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Intra-Chip Address-Presetting Data-Transfer Scheme Using Four-Valued Encoding2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      Proc.IEEE International Symposium on Multiple-Valued Logic 34

      ページ: 192-197

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] 基盤バイアス制御に基づく低電力多値集積回路の構成2004

    • 著者名/発表者名
      望月 明
    • 雑誌名

      電子情報通信学会2004年総合大会講演論文集 SC-11-11

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Low-Power Pipelined VLSI System Using a Power-Supply-Controlled CMOS Pass-Gate Network and Its application2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      ITC-CSCC 2004

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Low-Power Pipelined VLSI System Using a Power-Supply-Controlled CMOS Pass-Gate Network and Its Application2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      ITC-CSCC 2004 6C1L5-1/5-4

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] TMR-Based Logic-in-Memory Circuit for Low-Power VLSI2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEICE Transactions on Fundamentals (to be published)

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-13558026
  • [雑誌論文] Intra-Chip Address-Presetting Data-Transfer Scheme Using Four-Valued Encoding2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      Proc.34th IEEE International Symposium on Multiple-Valued Logic 34

      ページ: 192-197

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Intra-Chip Address-Presetting Data-Transfer Scheme Using Four-Valued Encoding2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEEE International Symposium on Multiple-Valued Logic 34

      ページ: 192-197

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Dynamically Function-Programmable Bus Architecture for High-Throughput Intra-Chip Data Transfer2004

    • 著者名/発表者名
      A.Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics E87-C,11

      ページ: 1915-1922

    • NAID

      110003214810

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] 信号・しきい値多重化に基づく高性能電流モード多値回路の構成2004

    • 著者名/発表者名
      望月 明
    • 雑誌名

      多値論理とその応用研究会技術研究報告 MVL-04,1

      ページ: 99-105

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] 差動対電流モード多値回路と高速・高信頼算術演算VLSIシステムへの応用2004

    • 著者名/発表者名
      望月 明
    • 雑誌名

      信学技法 104,522

      ページ: 31-36

    • NAID

      110003318227

    • データソース
      KAKENHI-PROJECT-16700045
  • [雑誌論文] Low-Power Motion-Vector Detection VLSI Processor Based on Pass-Gate Logic With Dynamic Supply-Voltage/Clock-Frequency Scaling2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      IEICE Trans.on Electronics 87-C・11

      ページ: 1876-1883

    • NAID

      110003214804

    • データソース
      KAKENHI-PROJECT-15500029
  • [雑誌論文] Low-Power Pipelined VLSI System Using a Power-Supply-Controlled CMOS Pass-Gate Network and Its application2004

    • 著者名/発表者名
      Akira Mochizuki
    • 雑誌名

      ITC-CSCC 2004

    • データソース
      KAKENHI-PROJECT-15500029
  • [学会発表] Active-Load Differential Comparator for Crosstalk-Noise Reduction2007

    • 著者名/発表者名
      A. Mochizuki, M. Miura, and T. Hanyu
    • 学会等名
      37th IEEE International Symposium on Multiple-Valued Logic
    • 発表場所
      オスロ(ノルウェー)
    • 年月日
      2007-05-16
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] 超並列プロセッサ内多値データ転送方式2007

    • 著者名/発表者名
      白濱弘勝, 羽生貴弘, 中島雅美, 望月明, 有本和民
    • 発表場所
      神奈川
    • 年月日
      2007-08-21
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] Quaternary Processing Element for a Multi-Core VLSI processor2007

    • 著者名/発表者名
      H. Shirahama, T. Hanyu, M. Nakajima, A. Mochizuki, and K. Arimoto
    • 学会等名
      4th International Workshop of Tohoku Univ. and Yeungnum Univ.
    • 発表場所
      松島
    • 年月日
      2007-11-12
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] Quaternary Processing Element for a Multi-Core VLSI processor2007

    • 著者名/発表者名
      H. Shirahama, T. Hanyu, M. Nakajima, A. Mochizuki and K. Arimoto
    • 発表場所
      Sendai, Japan
    • 年月日
      2007-11-12
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] Design of a Processing Element Based on Quaternary Differential Logic for a Multi-Core SIMD Processor2007

    • 著者名/発表者名
      H. Shirahama, A. Mochizuki, T. Hanyu, M. Nakajima, K. Arimoto
    • 学会等名
      37th IEEE International Symposium on Multiple-Valued Logic
    • 発表場所
      オスロ(ノルウェー)
    • 年月日
      2007-05-16
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] Active-Load Differential Comparator for Crosstalk-Noise Reduction2007

    • 著者名/発表者名
      A. Mochizuki, M. Miura and T. Hanyu
    • 発表場所
      Oslo, Norway
    • 年月日
      2007-05-15
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] Design of a Processing Element Based on Quaternary Differential Logic for a Multi-Core SIMD Processor2007

    • 著者名/発表者名
      H. Shirahama, A. Mochizuki, T. Hanyu, M. Nakajima and K. Arimoto
    • 発表場所
      Oslo, Norway
    • 年月日
      2007-05-15
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] 超並列プロセッサ内多値データ転送方式2007

    • 著者名/発表者名
      白濱弘勝, 羽生貴弘, 中島雅美, 望月明, 有本和民
    • 学会等名
      多値論理研究会
    • 発表場所
      湘南
    • 年月日
      2007-08-22
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] 2線差動論理に基づくノイズフリー多値集積回路2006

    • 著者名/発表者名
      三浦成友, 望月明, 羽生貴弘
    • 発表場所
      秋田
    • 年月日
      2006-09-01
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] Highly Reliable Multiple-Valued Circuit Based on Dual-Rail Differential Logic2006

    • 著者名/発表者名
      A. Mochizuki and T. Hanyu
    • 発表場所
      Singapore
    • 年月日
      2006-05-18
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] Design of a Microprocessor Data Path Using Four-Valued Differential-Pair Circuits2006

    • 著者名/発表者名
      A. Mochizuki, T. Kitamura, H. Shirahama and T. Hanyu
    • 発表場所
      Singapore
    • 年月日
      2006-05-18
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] Low-power Latch Based on Dynamic Differential Logic2006

    • 著者名/発表者名
      H. Shirahama, A. Mochizuki, T. Hanyu
    • 発表場所
      Gyeongju, Korea
    • 年月日
      2006-11-17
    • データソース
      KAKENHI-PROJECT-18300012
  • [学会発表] 差動ロジックに基づく高性能VLSIの展望2006

    • 著者名/発表者名
      望月明, 羽生貴弘
    • 発表場所
      宮城
    • 年月日
      2006-08-23
    • データソース
      KAKENHI-PROJECT-18300012
  • 1.  羽生 貴弘 (40192702)
    共同の研究課題数: 4件
    共同の研究成果数: 24件
  • 2.  松本 敦 (40455853)
    共同の研究課題数: 2件
    共同の研究成果数: 0件
  • 3.  夏井 雅典 (10402661)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 4.  亀山 充隆 (70124568)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 5.  木村 啓明 (00361155)
    共同の研究課題数: 1件
    共同の研究成果数: 0件

URL: 

この研究者とORCID iDの連携を行いますか?
※ この処理は、研究者本人だけが実行できます。

Are you sure that you want to link your ORCID iD to your KAKEN Researcher profile?
* This action can be performed only by the researcher himself/herself who is listed on the KAKEN Researcher’s page. Are you sure that this KAKEN Researcher’s page is your page?

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi