• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

田丸 啓吉  TAMARU Keikichi

ORCIDORCID連携する *注記
… 別表記

田丸 啓一  タマル ケイキチ

隠す
研究者番号 10127102
外部サイト
所属 (過去の研究課題情報に基づく) *注記 1999年度: 岡山理科大学, 工学部, 教授
1999年度: 岡山理科大学, 電子工学科, 教授
1998年度: 京都大学, 大学院・情報科学研究科, 教授
1998年度: 京都大学, 情報学研研究科, 教授
1998年度: 京都大学, 情報学研究科, 教授 … もっと見る
1997年度 – 1998年度: 京都大学, 大学院・工学研究科, 教授
1995年度 – 1997年度: 京都大学, 工学研究科, 教授
1996年度: 京都大学, 大学院工学研究科, 教授
1995年度: 京都大学, 大学院・工学研究科, 教授
1987年度 – 1994年度: 京都大学, 工学部, 教授 隠す
審査区分/研究分野
研究代表者
電子デバイス・機器工学 / 情報工学 / 情報工学 / 計算機科学
研究代表者以外
電子デバイス・機器工学 / 計算機科学 / 情報工学
キーワード
研究代表者
VLSI / FMPP / Parallel Processing / 並列処理 / 機能メモリ / Symbolic Layout / アナログLSI / シンボリックレイアウト / DSP / Image Compression … もっと見る / 低ビットレート / 画像圧縮 / 高速バス / Analog LSI / Functional Memory / CAM / 連想メモリ / コンパクション / Compaction / Methodology of Block Placement / Layout Editor / Hierarchical Design / CAD System / デバイスシミュレータ / 自動設計 / 回路記述 / 回路解析 / レイアウト / LSI / アナログ回路 / オペアンプの自動設計 / ブロック配置手法 / レイアウトエディタ / 階層設計 / CADシステム / Low-rate / Multimedia / マルチメディア / Low Bit-rate / Vector Quantization / 光通信 / 超並列処理 / LSI Design System / Reuse of Design Knowledge / Knowledge Aquisition / Analog ASIC / Design Methodology of Analog LSI / Reuse of Design Procedure / アナログ回路最適化 / アナログレイアウト合成 / アナログ回路合成 / モジュールジェネレータ / アナログCAD / 設計知識獲得 / LSI設計システム / 知識再利用 / 知識獲得 / アナログASIC / アナログ回路設計手法 / 設計方法の再利用 / Geometrical processing / Content addressable memory / Hardware engine / Layout verification / LSI layout / Design rule check / ハードウエアエンジン / 図形演算 / ハードウェアエンジン / デザインルールチェック / レイアウト検証 / LSIレイアウト / 図形処理専用計算機 / Massively Parallel Processing / Massively Parallel Computation / SIMD / Massively Parallel Algorithm / Content Addressable Memory / Functional Memory Type Parallel Processor Architecture / 神経回路網 / 論理シミュレ-ションエンジン / 並列計算機 / 集積回路 / 超並列計算ア-キテクチャ / 計算機アーキテクチャ / 超並列計算機アーキテクチャ / 機能メモリ型並列プロセサ / 超並列計算機 / 超並列演算 / 超並列アルゴリズム / 機能メモリ型並列プロセサアーキテクチャ / CAD Framework / Module Generator / LSI CAD / Circuit Synthesis / Logic Synthesis / Automatic Layout / Integrated Analog-Digital CAD System / アナログ-ディジタル統合CAD / アナログ-ディジタル混載LSI / ディジタルLSI / CADデ-タベ-ス / 自動論理合成 / アナログ回路自動合成 / シンポリックレイアウト / アナログ-ディジタル統合CADシステム / CADデザインフレ-ムワ-ク / モジュ-ルジェネレ-タ / LSIのCAD / 回路合成 / 論理合成 / 自動レイアウト / アナログーディジタル統合CADシステム … もっと見る
研究代表者以外
ASIC / 動画像圧縮 / 集積回路 / Video Compression / LSI / Low Power / Memory Distribution / Design Techniques / Architecture / Motion Estimation / プロセッサ アレー / 設計手法 / 低消費電力 / アーキテクチャ / プロセッサアレー / 動き補償 / Input reordering / Gate sizing / Standard cell library / Library generation / Cell-base design / High speed design / Low power design / optimization of detailed design / 最適化設計 / CMOS理論ゲート / 遅延時間モデル / 消費電力モデル / 遅延最適化 / 物理設計 / システムLSI / ディープサブミクロンプロセス / 遅延最小化 / クロストーク / 低消費電力化 / 詳細設計 / 接続最適化 / ゲート寸法最適化 / スタンダードセルライブラリ / ライブラリ生成 / セルベース設計 / 高速化設計 / 低消費電力化設計 / 詳細設計最適化 / Worst Case Analysis / Circuit Simulation / Statistical Analysis / Matching Analysis / Parameter Extraction / Intermediate Model / Statistical Modeling / Scaled MOSFET / 共通モデル / 歩留り / 統計的設計最適化 / パラメータ抽出 / 統計的モデル化 / ばらつきモデル / ワ-ストケース解析 / 回路シミュレーション / 統計的回路解析 / 比精度解析 / モデルパラメータ抽出 / 中間モデル / 統計モデル / MOSFET / Neural Network / Higher-Radix Arithmetic Circuits / Moving Picture Compression / Self-Timed Urtra-Highlv-Parallel Architecture / Functional Memory / Nueron MOS / Current-Mode Multiple-Valued Integrated Circuits / Logic-In-Memory VLSI / 超多値光コンピューティング / 多次元流れ型超並列処理 / 並列乗算器 / 並列構造VLSIプロセッサ / 実世界応用知能集積システム / 多波長光インタコネクション / 自己タイミング型超並列アーキテクチャ / フォールトトレラントニューラルネットワーク / 算術演算回路 / 多値CAM / ロジックインメモリアーキテクチャ / 多値集積回路 / 機能集積イメージセンサ / 自己タイミング超並列アーキテクチャ / 知能集積システム / ニューラルネットワーク / 高基数算術演算回路 / 自己タイミング長並列アーキテクチャ / 機能メモリ / ニューロンMOS / 電流モード多値集積回路 / ロジックインメモリVLSI / Analog HDL / Analog CAD / Circuit Design / Layout Design / Optimization / Analog Layout / Analog Circuit / アナログHDL / アナログCAD / 回路設計 / レイアウト設計 / 最適化 / アナログレイアウト / アナログ回路 / Gate Array / Standard Cell / LSI Design / Comprehenseve Benchmarks / LSI CAD / Symbolic Layout / Standard Library / ゲートアレー / スタンダードセル / LSI設計 / 総合ベンチマークセット / LSIのCAD / シンボリックレイアウト / 標準ライブラリ / Functional Level Simulation / Binary Decision Diagram / Combinational Logic Circuits / Sequential Circuits / Arithmetic Functions / Functional Information Extraction / Design Verification / Logic Synthesis / 回路抽出 / 機能表 / レジスタ転送レベル / SBDD / 自動論理合成 / 統合ベンチマ-ク / マニュアルの作成支援 / ドキュメント / 機能記述言語 / 設計検証 / 機能レベルシミュレ-ションモデル / 算術演算機能 / 2分決定木 / 順序回路 / 組み合わせ論理回路 / 論理合成 / 機能情報抽出 隠す
  • 研究課題

    (14件)
  • 共同研究者

    (18人)
  •  低ビットレート・マルチメディア伝送を行う機能素子LSIの開発研究代表者

    • 研究代表者
      小野寺 秀俊, 田丸 啓吉
    • 研究期間 (年度)
      1998 – 2000
    • 研究種目
      基盤研究(B)
    • 研究分野
      電子デバイス・機器工学
    • 研究機関
      京都大学
  •  実時間動き補償用メモリ混載型低消費電力プロセッサの開発

    • 研究代表者
      MOSHNYAGA Vasily
    • 研究期間 (年度)
      1998 – 1999
    • 研究種目
      基盤研究(C)
    • 研究分野
      電子デバイス・機器工学
    • 研究機関
      福岡大学
  •  超微細構造集積回路の詳細設計最適化手法

    • 研究代表者
      小野寺 秀俊
    • 研究期間 (年度)
      1997 – 1998
    • 研究種目
      基盤研究(C)
    • 研究分野
      電子デバイス・機器工学
    • 研究機関
      京都大学
  •  微細MOSFET統計的モデル化手法の開発

    • 研究代表者
      小野寺 秀俊
    • 研究期間 (年度)
      1996 – 1997
    • 研究種目
      基盤研究(A)
    • 研究分野
      電子デバイス・機器工学
    • 研究機関
      京都大学
  •  極限集積並列・超高速アーキテクチャ

    • 研究代表者
      亀山 充隆
    • 研究期間 (年度)
      1995 – 1998
    • 研究種目
      重点領域研究
    • 研究機関
      東北大学
  •  機能メモリ型並列プロセッサを用いた計算機システムの開発研究代表者

    • 研究代表者
      田丸 啓吉 (田丸 啓一)
    • 研究期間 (年度)
      1995 – 1997
    • 研究種目
      基盤研究(A)
    • 研究分野
      計算機科学
    • 研究機関
      京都大学
  •  LSI設計CAD評価用総合ベンチマークセットの開発

    • 研究代表者
      小野寺 秀俊
    • 研究期間 (年度)
      1994 – 1995
    • 研究種目
      試験研究(B)
    • 研究分野
      計算機科学
    • 研究機関
      京都大学
  •  回路特性制約を考慮したアナログ回路の素子値/レイアウト同時設計法の研究

    • 研究代表者
      小野寺 秀俊
    • 研究期間 (年度)
      1994 – 1995
    • 研究種目
      一般研究(C)
    • 研究分野
      計算機科学
    • 研究機関
      京都大学
  •  設計方法の獲得・再利用化による効率的なアナログLSI設計手法に関する研究研究代表者

    • 研究代表者
      田丸 啓吉
    • 研究期間 (年度)
      1993 – 1995
    • 研究種目
      一般研究(B)
    • 研究分野
      電子デバイス・機器工学
    • 研究機関
      京都大学
  •  LSIレイアウト図形処理専用計算機の開発研究代表者

    • 研究代表者
      田丸 啓吉
    • 研究期間 (年度)
      1992 – 1994
    • 研究種目
      試験研究(B)
    • 研究分野
      情報工学
    • 研究機関
      京都大学
  •  機能メモリ型並列プロセサアーキテクチャとそれを用いた超並列アルゴリズムの研究研究代表者

    • 研究代表者
      田丸 啓吉
    • 研究期間 (年度)
      1990 – 1992
    • 研究種目
      一般研究(B)
    • 研究分野
      情報工学
    • 研究機関
      京都大学
  •  集積回路設計における高位レベル情報抽出に関する研究

    • 研究代表者
      安浦 寛人
    • 研究期間 (年度)
      1990 – 1991
    • 研究種目
      一般研究(C)
    • 研究分野
      情報工学
    • 研究機関
      京都大学
  •  アナログーディジタル統合CADシステムの開発研究代表者

    • 研究代表者
      田丸 啓吉
    • 研究期間 (年度)
      1989 – 1991
    • 研究種目
      試験研究
    • 研究分野
      情報工学
    • 研究機関
      京都大学
  •  階層的アナログ回路LSI設計CADシステムの研究研究代表者

    • 研究代表者
      田丸 啓吉
    • 研究期間 (年度)
      1987 – 1988
    • 研究種目
      一般研究(B)
    • 研究分野
      情報工学
    • 研究機関
      京都大学
  • 1.  小野寺 秀俊 (80160927)
    共同の研究課題数: 14件
    共同の研究成果数: 0件
  • 2.  小林 和淑 (70252476)
    共同の研究課題数: 9件
    共同の研究成果数: 0件
  • 3.  VASILY Moshn (40243050)
    共同の研究課題数: 7件
    共同の研究成果数: 0件
  • 4.  安浦 寛人 (80135540)
    共同の研究課題数: 7件
    共同の研究成果数: 0件
  • 5.  上坂 達生 (30213333)
    共同の研究課題数: 2件
    共同の研究成果数: 0件
  • 6.  中島 將光 (60025939)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 7.  亀山 充隆 (70124568)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 8.  寺田 浩詔 (80028985)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 9.  樋口 龍雄 (20005317)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 10.  当麻 喜弘 (50016317)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 11.  鶴田 直之 (60227478)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 12.  首藤 公昭 (70078632)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 13.  新保 信太郎
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 14.  神原 弘之
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 15.  吉田 豊彦
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 16.  松澤 昭
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 17.  寺井 正幸
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 18.  TERAI M
    共同の研究課題数: 1件
    共同の研究成果数: 0件

URL: 

この研究者とORCID iDの連携を行いますか?
※ この処理は、研究者本人だけが実行できます。

Are you sure that you want to link your ORCID iD to your KAKEN Researcher profile?
* This action can be performed only by the researcher himself/herself who is listed on the KAKEN Researcher’s page. Are you sure that this KAKEN Researcher’s page is your page?

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi