• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

笹尾 勤  Sasao Tsutomu

ORCIDORCID連携する *注記
研究者番号 20112013
その他のID
外部サイト
所属 (現在) 2020年度: 明治大学, 研究・知財戦略機構(生田), 研究推進員(客員研究員)
所属 (過去の研究課題情報に基づく) *注記 2020年度: 明治大学, 研究・知財戦略機構, 研究推進員(客員研究員)
2016年度 – 2019年度: 明治大学, 理工学部, 専任教授
2013年度 – 2015年度: 明治大学, 理工学部, 教授
2011年度 – 2012年度: 九州工業大学, 大学院情報工学研究院, 教授
2008年度 – 2009年度: 九州工業大学, 大学院・情報工学研究院, 教授 … もっと見る
2007年度: 九州工業大学, 情報工学部, 教授
1993年度 – 2005年度: 九州工業大学, 情報工学部, 教授
2002年度: Kyushu Institute of Technology Department of Computer Science and Electronics, Professor
1992年度: Kyushu Institute of Technology Department of Computer Science and Electronics, A
1988年度 – 1992年度: 九州工業大学, 情報工学部, 助教授
1991年度: Kyushu Institute of Technology Department of Computer Science and Technology, As
1989年度: Kyushu Institute of Technology Department of Computer Science and Technology, As
1986年度 – 1987年度: 大阪大学, 工学部, 助手 隠す
審査区分/研究分野
研究代表者
計算機科学 / 計算機システム・ネットワーク / 計算機システム / 情報工学 / 情報工学 / 小区分60040:計算機システム関連
研究代表者以外
情報工学
キーワード
研究代表者
論理設計 / BDD / 関数分解 / FPGA / 多段論理回路 / 論理合成 / LSIのCAD / 再構成可能論理 / 算術回路 / EXOR … もっと見る / Logic Minimization / 不完全定義関数 / CAM(連想メモリ) / インデックス生成関数 / パターンマッチング / 線形関数 / PLA / Binary Decision Diagrams / Multi-level Logic Synthesis / Reed-Muller Expansion / AND-OR-EXOR / メモリ / 国際研究者交流、米国 / 書き換え可能回路 / CAM(連想メモリ) / Functional Decomposition / EXOR Logic Synthesis / Three-Level Logic / テスト生成 / FGPA / Logic design / 変数最小化 / 分類関数 / 計算機システム / 電子デバイス / CAM / アドレス変換回路 / IPアドレス / LPM / 線形変換 / コンピュータウイルス検出 / 国際研究者交流, / 米国 / CAM(連想メモリ) / CAM(連想メモリ) / ルータ / 国際研究者交流、米 / 5 CAM(連想メモリ) / 二分岐判定図 / EXOR論理合成 / PGA / プログラマブル・ゲ-トアレイ / LSlのCAD / Programmable Gate Array / Logic Design / AND-EXOR Circuits / Multi-Level Logic Synthesis / 算術演算回路 / Representations of Logic Functions / TDD / Ternary Decision Diagrams / EXOR Logic / Field Programmable Gate Array / 検査容易化設計 / 論理関数の分解 / 論理関数の複雑度 / 非冗長論理和形 / PLD / Programmable logic device / Complexity of logic networks / 論理関数 / 最小形 / FPGA design / Multilevel Logic Synthesis / Multiple-output logic function / Symmetric functions / Time domain multiplexing (TDM) / Multiple-Valued Logic / 高性能VLSI / 二分決定グラフ / 遅延テスト / パス遅延故障 / パス選択 / テストパターン生成 / 遅延故障テスト / ドント・ケア / テストデータ圧縮 / ハフマン符号 / テストパターン変換 / VLSI / 故障検査 / 遅延故障 / High-performance VLSI / Delay testing / Path delay fault / Path selection / Test pattern generation / 論理シミュレータ / 設計検証 / 倫理シミュレータ / Logic simulator / Design verification / Functional decomposition / Reconfigurable logic device / Logic synthesis / 再編成可能論理 / 再構成可能倫理 / Memory / Reconfigurable logic / Binary decision diagram / functional decomposition / 論理回路の分解 / 符号化問題 / 制御回路 / LOGIC DESIGN / PROGRAMMABLE LOGIC ARRAY / DECOMPOSITION OF LOGIC CIRCUITS / ENCODING PROBLEM / CAD FOR LSI / MULTI-LEVEL LOGIC SYNTHESIS / AND-EXOR CIRCUITS / 国際研究者交流 / モンテカルロ法 / ハードウエア / パターン認識 … もっと見る
研究代表者以外
図的言語 / ULSI / データ駆動 / 流れ形処理概念 / Data-driven / Diagrammatical Language / VLSI / 知能集積システム / 高並列多値演算回路 / 線形ディジタルシステム / 超微細集積回路 / 微小クリティカルパス遅延 / 微小配線遅延 / デバイスモデルベーストエレクトロニクス / 多値集積デバイス / 多値情報処理 / 高並列演算回路 / 専用VLSIプロセッサ / 多値集積回路 / 空間的並列構造プロセッサ / Intelligent Integrated Systems / Highly Parallel Multiple-Valued Arithmetic and Logic Circuits / Linear Digital System / Ultra Fine Integrated Circuits / Small Critical-Delay Path / Small Interconnection Delay / Device-Model Based Electronics / Multiple-Valued Integrated Devices / データ駆動原理 / 要求仕様記述言語 / 利用者言語 / ソフトウェア環境 / プロトタイピング手法 / コンパイラ / 計算機アーキテクチャ / 仕様記述言語 / データ駆動形並列処理方式 / トップダウン設計 / diagrammatical language / specification language / user language / software environment / prototyping method / compiler / data-driven / 高度並列処理 / ピコプログラム / 連想処理 / トークンフローモデル / Highly-parallel Processing / "Flow-Thru processing" Mechanism / Pico-program / 超並列アルゴリズム / 超並列処理方式 / デ-タ駆動 / プログラマブルロジックアレイ / 多値論理 / Ultra Parallel Algorithm / Ultra Parallel Processing Scheme / Flow-thru Processing / Programmable Logic Array / Multiple Valued Logic 隠す
  • 研究課題

    (20件)
  • 研究成果

    (255件)
  • 共同研究者

    (22人)
  •  分類関数の変数最小化とその応用に関する研究研究代表者継続中

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      2020 – 2022
    • 研究種目
      基盤研究(C)
    • 審査区分
      小区分60040:計算機システム関連
    • 研究機関
      明治大学
  •  インデックス生成関数の分解に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      2017 – 2019
    • 研究種目
      基盤研究(C)
    • 研究分野
      計算機システム
    • 研究機関
      明治大学
  •  高速に再構成可能なインデックス生成回路の設計に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      2014 – 2017
    • 研究種目
      基盤研究(C)
    • 研究分野
      計算機システム
    • 研究機関
      明治大学
  •  線形変換とメモリを用いた論理合成に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      2011 – 2013
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      明治大学
      九州工業大学
  •  汎用メモリを使用した連想メモリの構成とその応用に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      2007 – 2009
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      九州工業大学
  •  ルック・アップ・テーブル・リングの論理合成研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      2004 – 2005
    • 研究種目
      萌芽研究
    • 研究分野
      計算機システム・ネットワーク
    • 研究機関
      九州工業大学
  •  仮想的配線を用いたプログラム可能論理素子とその論理合成法に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      2002 – 2004
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機科学
    • 研究機関
      九州工業大学
  •  決定グラフに基づく論理シミュレーション・エンジンの開発研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      2000 – 2002
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機科学
    • 研究機関
      九州工業大学
  •  超高性能VLSIの論理設計とテスト方式に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      1999 – 2001
    • 研究種目
      基盤研究(B)
    • 研究分野
      計算機科学
    • 研究機関
      九州工業大学
  •  大規模論理関数の分解に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      1998 – 2000
    • 研究種目
      基盤研究(C)
    • 研究分野
      計算機科学
    • 研究機関
      九州工業大学
  •  3段論理回路の構成法に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      1996 – 1997
    • 研究種目
      基盤研究(C)
    • 研究分野
      計算機科学
    • 研究機関
      九州工業大学
  •  EXOR論理ゲートを用いた論理合成システムの開発研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      1993 – 1995
    • 研究種目
      試験研究(B)
    • 研究分野
      計算機科学
    • 研究機関
      九州工業大学
  •  三分岐判定図を用いた論理式の表現と処理に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      1993 – 1994
    • 研究種目
      一般研究(C)
    • 研究分野
      計算機科学
    • 研究機関
      九州工業大学
  •  ポストバイナリULSIシステムに関する研究

    • 研究代表者
      亀山 充隆
    • 研究期間 (年度)
      1992 – 1993
    • 研究種目
      国際学術研究
    • 研究機関
      東北大学
  •  書換え可能LSI用シリコンコンパイラシステムの開発研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      1990 – 1992
    • 研究種目
      試験研究(B)
    • 研究分野
      情報工学
    • 研究機関
      九州工業大学
  •  EXORゲ-トを用いた論理回路の構成に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      1990 – 1991
    • 研究種目
      一般研究(C)
    • 研究分野
      情報工学
    • 研究機関
      九州工業大学
  •  大規模プログラマブル・ロジック・アレイの分解に関する研究研究代表者

    • 研究代表者
      笹尾 勤
    • 研究期間 (年度)
      1988 – 1989
    • 研究種目
      一般研究(C)
    • 研究分野
      情報工学
    • 研究機関
      九州工業大学
  •  流れ形処理概念によるデ-タ駆動形超並列処理方式に関する研究

    • 研究代表者
      寺田 浩詔
    • 研究期間 (年度)
      1988 – 1990
    • 研究種目
      試験研究(B)
    • 研究分野
      情報工学
    • 研究機関
      大阪大学
  •  図的表現による利用者言語処理システムに関する研究

    • 研究代表者
      寺田 浩詔
    • 研究期間 (年度)
      1986 – 1988
    • 研究種目
      一般研究(B)
    • 研究分野
      情報工学
    • 研究機関
      大阪大学
  •  図的言語によるULSI向きデータ駆動形高度並列処理方式に関する研究

    • 研究代表者
      寺田 浩詔
    • 研究期間 (年度)
      1986 – 1987
    • 研究種目
      試験研究
    • 研究分野
      情報工学
    • 研究機関
      大阪大学

すべて 2019 2018 2017 2016 2015 2014 2013 2012 2011 2010 2009 2008 2007 2005 2004 2003 2002 その他

すべて 雑誌論文 学会発表 図書 産業財産権

  • [図書] Index Generation Functions2019

    • 著者名/発表者名
      Tsutomu Sasao
    • 総ページ数
      165
    • 出版者
      Morgan and Glaypool
    • ISBN
      9781681736754
    • データソース
      KAKENHI-PROJECT-17K00086
  • [図書] Further Improvements in the Boolean Domain2018

    • 著者名/発表者名
      Jon T. Butler and T. Sasao,
    • 総ページ数
      536
    • 出版者
      Cambridge Scholars Publishe
    • ISBN
      9781527503717
    • データソース
      KAKENHI-PROJECT-17K00086
  • [図書] Further Improvements in the Boolean Domain2018

    • 著者名/発表者名
      Jon T. Butler and T. Sasao
    • 総ページ数
      536
    • 出版者
      Cambridge Scholars Publisher
    • ISBN
    • データソース
      KAKENHI-PROJECT-26330072
  • [図書] Advance of Logic Synthesis2017

    • 著者名/発表者名
      T. Sasao and J. T. Butler,
    • 総ページ数
      232
    • 出版者
      Springer
    • ISBN
      9783319672946
    • データソース
      KAKENHI-PROJECT-17K00086
  • [図書] Advance of Logic Synthesis2017

    • 著者名/発表者名
      T. Sasao and J. T. Butler
    • 総ページ数
      232
    • 出版者
      Springer
    • ISBN
      9783319672946
    • データソース
      KAKENHI-PROJECT-26330072
  • [図書] Applications of Zero-Suppressed Decision Diagrams2014

    • 著者名/発表者名
      T. Sasao and J. T. Butler
    • 出版者
      Morgan-Claypool
    • データソース
      KAKENHI-PROJECT-26330072
  • [図書] Memory-Based Logic Synthesis2011

    • 著者名/発表者名
      T. Sasao
    • 総ページ数
      189
    • 出版者
      Springer
    • データソース
      KAKENHI-PROJECT-23300016
  • [図書] Progress in Applications of Boolean Functions2010

    • 著者名/発表者名
      T.Sasao, J.T.Butler(ed)
    • 総ページ数
      153
    • 出版者
      Morgan & Claypool Publishers
    • データソース
      KAKENHI-PROJECT-19300013
  • [図書] Progress in Applications of Boolean Functions, Morgan & Claypool Publishers

    • 著者名/発表者名
      T. Sasao, J. T. Butler
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] A method to detect bit flips in a soft-error resilient TCAM2018

    • 著者名/発表者名
      Syafalni Infall、Sasao Tsutomu、Wen Xiaoqing
    • 雑誌名

      IEEE Transactions on Computer-Aided Design

      巻: 37-8 ページ: 1-1

    • DOI

      10.1109/tcad.2017.2748019

    • 査読あり / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086, KAKENHI-PROJECT-26330072, KAKENHI-PROJECT-17H01716
  • [雑誌論文] A Balanced Decision Tree Based Heuristic for Linear Decomposition of Index Generation Functions2017

    • 著者名/発表者名
      Shinobu Nagayama, Tsutomu Sasao, Jon T. Butler
    • 雑誌名

      IEICE Trans. Inf. & Syst.

      巻: E100-D, 8 号: 8 ページ: 1583-1591

    • DOI

      10.1587/transinf.2016lop0013

      10.1587/transinf.2016LOP0013

    • NAID

      130005876136

    • ISSN
      0916-8532, 1745-1361
    • 言語
      英語
    • 査読あり / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-16K00079, KAKENHI-PROJECT-17K00086, KAKENHI-PROJECT-26330072
  • [雑誌論文] A linear decomposition of index generation functions: Optimization using autocorelation functions2017

    • 著者名/発表者名
      T. Sasao
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 28 ページ: 105-127

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] A Fast Updatable Implementation of Index Generation Functions Using Multiple IGUs2017

    • 著者名/発表者名
      SASAO Tsutomu
    • 雑誌名

      IEICE Trans. Inf. & Syst.

      巻: E100.D 号: 8 ページ: 1574-1582

    • DOI

      10.1587/transinf.2016lop0001

      10.1587/transinf.2016LOP0001

    • NAID

      130005876098

    • ISSN
      0916-8532, 1745-1361
    • 言語
      英語
    • 査読あり
    • データソース
      KAKENHI-PROJECT-17K00086, KAKENHI-PROJECT-26330072
  • [雑誌論文] A set partition number system2016

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 雑誌名

      Australasian Journal of Combinatorics

      巻: 65 ページ: 152-168

    • 査読あり / 謝辞記載あり / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] An Update Method for a Low Power CAM Emulator using an LUT Cascade Based on an EVMDD (k)2016

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura, and H. Iwamoto
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 26 ページ: 109-123

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] LUT Cascades Based on Edge-Valued Multi-Valued Decision Diagrams: Application to Packet Classification2016

    • 著者名/発表者名
      H. Nakahara, T. Sasao, H. Iwamoto, and M. Matsuura
    • 雑誌名

      IEEE Journal on Emerging and Selected Topics in Circuits and Systems (JETCAS)

      巻: 6 ページ: 73-86

    • DOI

      10.1109/jetcas.2016.2528638

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072, KAKENHI-PROJECT-15H05304
  • [雑誌論文] High-speed hardware partition generation2015

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 雑誌名

      ACM Transactions on Reconfigurable Technology and Systems

      巻: 7

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] A Memory-based IPv6 lookup architecture using parallel index generation units2015

    • 著者名/発表者名
      H. Nakahara,T. Sasao, M. Matsuura, H. Iwamoto, and Y. Terao,
    • 雑誌名

      IEICE Trans. Inf. and Syst

      巻: E98-D

    • NAID

      130004841817

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] Piecewise arithmetic expressions of numeric functions and their application to design of numeric function generators2014

    • 著者名/発表者名
      S. Nagayama, T. Sasao, and J. T. Butler
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 23

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] Index generation functions: Tutorial2014

    • 著者名/発表者名
      T. Sasao
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 23

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] A heterogeneous multi-valued decision diagram machine for encoded characteristic function for non-zero outputs2014

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 23

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] EVMDD-Based analysis and diagnosis methods of multi-state systems with multi-state components2014

    • 著者名/発表者名
      S. Nagayama, T. Sasao and J. T. Butler
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: Vol. 22, No.1-2 ページ: 59-78

    • URL

      http://www.lsi-cad.com/sasao/Papers/pub2014.html

    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] EVMDD-Based analysis and diagnosis methods of multi-state systems with multi-state components2014

    • 著者名/発表者名
      S. Nagayama, T. Sasao and J. T. Butler,
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 22

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] A packet classifier based on prefeching EVMDD(k) machines2014

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura,
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E97-D

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] A Method to find linear decompositions for incompletely specified index generation functions using difference matrix2014

    • 著者名/発表者名
      T. Sasao, Y. Urano, and Y. Iguchi
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communication and Computer Sciences

      巻: E97-A

    • NAID

      130004706405

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] Head-tail expressions for interval functions2014

    • 著者名/発表者名
      I. Syafalni and T. Sasao,
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communication and Computer Sciences,

      巻: E97-A

    • NAID

      130004696723

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] On optimizations of edge-valued MDDs for fast analysis of multi-state systems2014

    • 著者名/発表者名
      S. Nagayama, T. Sasao, J. T. Butler, M. A. Thornton, and T. W. Manikas
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E97-D

    • NAID

      130004685463

    • 査読あり / 謝辞記載あり
    • データソース
      KAKENHI-PROJECT-26330072
  • [雑誌論文] On the number of products in prefix SOPs for interval functions2013

    • 著者名/発表者名
      I. Syafalni and T. Sasao
    • 雑誌名

      IEICE Trans. on Information and Systems

      巻: Vol. E96-D, No.5 ページ: 1086-1094

    • NAID

      10031193961

    • URL

      http://www.lsi-cad.com/sasao/Papers/pub2013.html

    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] A virus scanning engine using an MPU and an IGU based on row-shift decomposition2013

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: Vol.E96-D, No.8 ページ: 1667-1675

    • NAID

      130003370948

    • URL

      http://www.lsi-cad.com/sasao/Papers/pub2013.html

    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] パターンマッチング用プログラマブル論理回路とその設計法2013

    • 著者名/発表者名
      笹尾勤
    • 雑誌名

      電子情報通信学会誌

      巻: Vol.96, No.2 ページ: 100-104

    • NAID

      110009586282

    • URL

      http://www.lsi-cad.com/sasao/Papers/pub2013.html

    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] Multiple-valued index generation functions : Reduction of variables by linear transformation2013

    • 著者名/発表者名
      T. Sasao
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: Vol. 21, No.5-6 ページ: 541-559

    • URL

      http://www.lsi-cad.com/sasao/Papers/pub2013.html

    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] Multiple-valued index generation functions: Reduction of variables by linear transformation2013

    • 著者名/発表者名
      T. Sasao
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: 21 ページ: 541-559

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] A design method of a regular expression matching circuit based on decomposed automaton2012

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: Vol. E95-D, No.2 ページ: 364-373

    • NAID

      10030610597

    • URL

      http://www.lsi-cad.com/sasao/Papers/pub2012.html

    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] A Comparison of multi-valued and heterogeneous decision diagram machines2012

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing

      巻: Vol. 19, No.1-3 ページ: 203-217

    • URL

      http://www.lsi-cad.com/sasao/Papers/pub2012.html

    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] A Regular expression matching circuit: Decomposed non-deterministic realization with prefix sharing and multi-character transition2012

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura
    • 雑誌名

      Microprocessors and Microsystems

      巻: 36 ページ: 644-664

    • 査読あり
    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] A Regular expression matching circuit : Decomposed non-deterministic realization with prefix sharing and multi-character transition2012

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura
    • 雑誌名

      Microprocessors and Microsystems

      巻: Vol. 36 ページ: 644-664

    • DOI

      10.1016/j.micpro.2012.05.009

    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] A fast segmentation algorithm for piecewise polynomial numeric function generators2011

    • 著者名/発表者名
      J.T. Butler, C. L. Frenzen, N. Macaria, and T. Sasao
    • 雑誌名

      Journal of Computational and Applied Mathematics

      巻: Vol. 235, Issue14 ページ: 4076-4082

    • DOI

      10.1016/j.cam.2011.02.033

    • データソース
      KAKENHI-PROJECT-23300016
  • [雑誌論文] Programmable Architectures and design methods for two-variable numeric function generators2010

    • 著者名/発表者名
      S.Nagayama, T.Sasao, J.T.Butier
    • 雑誌名

      IPSJ Transactions on System LSI Design Methodology 3

      ページ: 118-129

    • NAID

      130000251501

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] Complexities of graph-based representations for elementary functions2009

    • 著者名/発表者名
      S. Nagayama, T. Sasao
    • 雑誌名

      IEEE Transactions on Computers Vol.C-58,No.1

      ページ: 106-119

    • NAID

      120002441442

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] Complexities of graph-based representations for elementary functions2009

    • 著者名/発表者名
      S. Nagayama, T. Sasao
    • 雑誌名

      IEEE Transactions on Computers Vol. C-58

      ページ: 106-119

    • NAID

      120002441442

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] On the design of LPM adress generators using multiple LUT Cascades on FPGAs2007

    • 著者名/発表者名
      H.Qin, T.Sasao, and J.T.Butler
    • 雑誌名

      International Journal of Electronics Vol.94

      ページ: 905-914

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] A new equivalence relation of logic funtions and its application in the design of AND-OR-EXOR networks2007

    • 著者名/発表者名
      D.Debnath and T.Sasao
    • 雑誌名

      IEICE Transaction, Special Section of Discrete Mathematics and Its Applications Vol.E90-A

      ページ: 932-940

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] On designs of radix converters using arithmetic decompositions2007

    • 著者名/発表者名
      Y.Iguchi, T.Sasao, and M.Matsuura
    • 雑誌名

      Journal of Multiple-Valued Logic Vol.13

      ページ: 503-520

    • NAID

      110004822621

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] On designs of radix converters using arithmetic decompositions2007

    • 著者名/発表者名
      Y. Iguchi, T. Sasao, M. Matsuura
    • 雑誌名

      Journal of Multiple-Valued Logic Vol.13,No.4-6

      ページ: 503-520

    • NAID

      110004822621

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] Design method for numerical function generators using recursive segmentation and EVBDDs2007

    • 著者名/発表者名
      S. Nagayama, T. Sasao, J.T. Butler
    • 雑誌名

      IEICE Transaction on Fundamentals of Electronics, Communications and Computer Sciences Vol.E90-A,No.12

      ページ: 2752-2761

    • NAID

      110007538021

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] Design methods of radix converters using arithmetic decompositions2007

    • 著者名/発表者名
      Y.Iguchi, T.Sasao, and M.Matsuura
    • 雑誌名

      IEICE Trans.on Information and Systems Vol.E90-D

      ページ: 905-914

    • NAID

      110007522146

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] BDD representation for incompletely specified multipleoutput logic functions and its application to the design of LUT cascades2007

    • 著者名/発表者名
      M. Matsuura, T. Sasao
    • 雑誌名

      IEICE Transaction on Fundamentals of Electronics, Communications and Computer Sciences Vol.E90-A,No.12

      ページ: 2770-2777

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] A new equivalence relation of logic functions and its application in the design of AND-OR-EXOR networks2007

    • 著者名/発表者名
      D. Debnath, T. Sasao
    • 雑誌名

      IEICE Transaction, Special Section of Discrete Mathematics and Its Applications Vol.E90-A,No.5

      ページ: 932-940

    • NAID

      110007519156

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] Numerical function generators using LUT cascades2007

    • 著者名/発表者名
      T.Sasao, S.Nagayama and J.T.Butler
    • 雑誌名

      IEEE Transactions on Computers Vol.56

      ページ: 826-838

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] BDD representation for incompletely specified multiple-output logic functions and its application to the design of LUT cascades2007

    • 著者名/発表者名
      M.Matsuura and T.Sasao
    • 雑誌名

      IEICE Transaction on Fundamentals of Electronics, Communications and Computer Sciences Vol.E90-A

      ページ: 2770-2777

    • NAID

      110007538022

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] On the design of LPM address generators using multiple LUT Cascades on FPGAs2007

    • 著者名/発表者名
      H. Qin, T. Sasao, J.T. Butler
    • 雑誌名

      International Journal of Electronics Vol.94,Issue5

      ページ: 451-467

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] Numerical function generators using LUT cascades2007

    • 著者名/発表者名
      T. Sasao, S. Nagayama, J.T. Butler
    • 雑誌名

      IEEE Transactions on Computers Vol.56,No.6

      ページ: 826-838

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] Design methods of radix converters using arithmetic decompositions2007

    • 著者名/発表者名
      Y. Iguchi, T. Sasao, M. Matsuura
    • 雑誌名

      IEICE Trans. on Information and Systems Vol.E90-D,No.6

      ページ: 905-914

    • NAID

      110007522146

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] Design method for numerical function generators using recursive segmentation and EVBDDs2007

    • 著者名/発表者名
      S.Nagayama, T.Sasao, and J.T.Butler
    • 雑誌名

      IEICE Transaction on Fundamentals of Electronics, Communications and Computer Sciences Vol.E90-A

      ページ: 2752-2761

    • NAID

      110007538021

    • 査読あり
    • データソース
      KAKENHI-PROJECT-19300013
  • [雑誌論文] On the optimization of heterogeneous MDDs2005

    • 著者名/発表者名
      S.Nagayama, T.Sasao
    • 雑誌名

      IEEE Transactions on CAD Vol.24, No.11

      ページ: 1645-1659

    • NAID

      120002440792

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] A design algorithm for sequential circuits using LUT rings2005

    • 著者名/発表者名
      H.Nakahara, T.Sasao, M.Matsuura
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences Vol.88-A, No.12

      ページ: 3342-3350

    • NAID

      110004019435

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] Exact minimization of FPRMs for incompletely specified functions by using MTBDDs2005

    • 著者名/発表者名
      D.Debnath, T.Sasao
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences Vol.88-A, No.12

      ページ: 3332-3341

    • NAID

      110004019434

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] Unified algorithm to generate Walsh functions in four different orderings and its programmable hardware implementation2005

    • 著者名/発表者名
      B.Falkowski, T.Sasao
    • 雑誌名

      IEE Proc.Vision, Image & Signal Processing Vol.152, No.6

      ページ: 819-826

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] Output phase optimization for AND-OR-EXOR PLAs with decoders and its application to design of adders," in "Special Issue on Recent Advances in Circuits and Systems"2005

    • 著者名/発表者名
      D.Debnath, T.Sasao
    • 雑誌名

      IEICE Transactions on Information and Systems Vol.E88-D.No.7

      ページ: 1492-1500

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] Average path length of binary decision diagrams2005

    • 著者名/発表者名
      J.T.Butler, T.Sasao, M.Matsuura
    • 雑誌名

      IEEE Transactions on Computers Vol.54, No.9

      ページ: 1041-1053

    • NAID

      120002440793

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] Exact and heuristic minimization of the average path length in decision diagrams2005

    • 著者名/発表者名
      S.Nagayama, A.Mishchenko T.Sasao, Jon T.Butler
    • 雑誌名

      Journal of Multiple-Valued Logic and Soft Computing Vol.11, No.5-6

      ページ: 437-465

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] Area-time complexities of multi-valued decision diagrams2004

    • 著者名/発表者名
      S.Nagayama, T.Sasao, Y.Iguchi, M.Matsuura
    • 雑誌名

      EICE Transactions on Fundamentals of Electronics Vol.e87-A, No.5

      ページ: 1020-1028

    • NAID

      110003212997

    • データソース
      KAKENHI-PROJECT-14380146
  • [雑誌論文] Area-time complexities of multi-valued decision diagrams2004

    • 著者名/発表者名
      S.Nagayama, T.Sasao, Y.Iguchi, M.Matsuura
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics Vol.E87-A, No.5

      ページ: 1020-1028

    • NAID

      110003212997

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] Area-time complexities of multi-valued decision diagrams2004

    • 著者名/発表者名
      S.Nagayama, T.Sasao, Y.Iguchi, M.Matsuura
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics Vol.e87-A, No.5

      ページ: 1020-1028

    • NAID

      110003212997

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14380146
  • [雑誌論文] Fast Boolean matching under permutation by efficient computation of canonical form2004

    • 著者名/発表者名
      D.Debnath, T.Sasao
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics Vol.E87-A

      ページ: 3134-3140

    • NAID

      110003212850

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] Fault diagnosis for RAMs using Walsh spectrum2004

    • 著者名/発表者名
      A.Iseno, Y.Iguchi, T.Sasao
    • 雑誌名

      IEICE Trans.Information and Systems Vol.E87-D, No.3

      ページ: 592-600

    • NAID

      110003213916

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14380146
  • [雑誌論文] A realization of multiple-output functions by a look-up table ring2004

    • 著者名/発表者名
      H.Qin, T.Sasao, M.Matsuura, K.Nakamura S.Nagayama, Y.Iguchi
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics Vol.e87-A

      ページ: 3141-3150

    • NAID

      110003212851

    • 説明
      「研究成果報告書概要(欧文)」より
    • データソース
      KAKENHI-PROJECT-14380146
  • [雑誌論文] A realization of multiple-output functions by a look-up table ring2004

    • 著者名/発表者名
      H.Qin, T.Sasao, M.Matsuura, K.Nakamura, S.Nagayama, Y.Iguchi
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics Vol.E87-A

      ページ: 3141-3150

    • NAID

      110003212851

    • データソース
      KAKENHI-PROJECT-16650013
  • [雑誌論文] Fast Boolean matching under permutation by efficient computation of canonical form2004

    • 著者名/発表者名
      D.Debnath, T.Sasao
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics Vol.e87-A

      ページ: 3134-3140

    • NAID

      110003212850

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14380146
  • [雑誌論文] A realization of multiple-output functions by a look-up table ring2004

    • 著者名/発表者名
      H.Qin, T.Sasao, M.Matsuura, K.Nakamura, S.Nagayama, Y.Iguchi
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics Vol.e87-A

      ページ: 3141-3150

    • NAID

      110003212851

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14380146
  • [雑誌論文] Compact representations of logic functions using heterogeneous MDDs2003

    • 著者名/発表者名
      S.Nagayama, T.Sasao
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics Vol.E86-A, No.12

      ページ: 3168-3175

    • NAID

      110003294071

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14380146
  • [雑誌論文] Bi-partition of shared binary decision diagrams2002

    • 著者名/発表者名
      M.Matsuura, T.Sasao, J.T.Butler, Y.Iguchi
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics Vol.E85-A, No.12

      ページ: 2693-2700

    • NAID

      110003212440

    • 説明
      「研究成果報告書概要(和文)」より
    • データソース
      KAKENHI-PROJECT-14380146
  • [産業財産権] Content addressable memory, an index generator, and a registered information update method2018

    • 発明者名
      Tsutomu Sasao
    • 権利者名
      Meiji University
    • 産業財産権種類
      特許
    • 出願年月日
      2018
    • 取得年月日
      2018
    • 外国
    • データソース
      KAKENHI-PROJECT-26330072
  • [産業財産権] Content addressable memory, an index generator, and a registered information update method2018

    • 発明者名
      Tsutomu Sasao
    • 権利者名
      明治大学
    • 産業財産権種類
      特許
    • 出願年月日
      2018
    • 取得年月日
      2018
    • 外国
    • データソース
      KAKENHI-PROJECT-17K00086
  • [産業財産権] 連想記憶装置、インデックス生成器、及び登録情報更新方法2015

    • 発明者名
      笹尾勤
    • 権利者名
      学校法人明治大学
    • 産業財産権種類
      特許
    • 出願年月日
      2015-09-19
    • 外国
    • データソース
      KAKENHI-PROJECT-26330072
  • [産業財産権] 連想記憶装置、インデックス生成器、及び登録情報更新方法2014

    • 発明者名
      笹尾勤
    • 権利者名
      笹尾勤
    • 産業財産権種類
      特許
    • 産業財産権番号
      2014-168777
    • 出願年月日
      2014-08-21
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] On a minimization of variables to represent sparse multi-valued input decision functions2019

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      DATE-2019 Workshop
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] On irreducible index generation functions2019

    • 著者名/発表者名
      T. Sasao, K. Matsuura and Y. Iguchi,
    • 学会等名
      International Workshop on Logic and Synthesis (IWLS-2019),
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Maximally asymmetric multiple-valued functions2019

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2019)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] An improved bound on the number of variables to represent index generation functions using linear decompositions2019

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Workshop on Logic and Synthesis (IWLS-2019),
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] On a minimization of variables to represent sparse multi-valued input decision functions2019

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2019)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Remarks on the design of first digital computer in Japan - Contributions of Yasuo Komamiya2019

    • 著者名/発表者名
      R.S. Stankovic, T. Sasao, J. T. Astola, and ,A. Yamada,
    • 学会等名
      International Conference on Computer Aided Systems Theory(EUROCAST-2019)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] A dynamic programming based method for optimum linear decomposition of index generation functions2019

    • 著者名/発表者名
      S. Nagayama, T. Sasao and J. T. Butler,
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2019)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Enumerative analysis of asymmetric functions,2019

    • 著者名/発表者名
      J. T. Butler and T. Sasao,
    • 学会等名
      Reed-Muller Workshop (RM-2019)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Thirty six years of EXOR logic synthesis: Memoir2019

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      Reed-Muller Workshop (RM-2019)
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Realizing all index generation functions by the row-shift method2019

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2019)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Logic minimizers for partially defined functions2019

    • 著者名/発表者名
      T. Sasao, K. Matsuura, K. Kai, and Y. Iguchi,
    • 学会等名
      University Booth at Design, Automation and Test in Europe (DATE 2019)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] An exact method to enumerate decomposition charts for index generation functions2018

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2018),
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] On a memory-based realization of sparse multiple-valued functions2018

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2018),
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Bit-flip errors detection using random partial don't-care keys for a soft-error-tolerant TCAM2018

    • 著者名/発表者名
      I. Syafalni, T. Sasao, and X. Wen
    • 学会等名
      International Workshop on Logic & Synthesis (IWLS-2018)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Netlist conversion from costumer logic interface format (CLIF) to Verilog for legacy circuits2018

    • 著者名/発表者名
      I. Syafalni, K. Wakasugi, Y. Tongxin, T. Sasao and X. Wen,
    • 学会等名
      Workshop on Synthesis And System Integration of Mixed Information Technologies" (SASIMI 2018),
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] An exact optimization method using ZDDs for linear decomposition of index generation function2018

    • 著者名/発表者名
      S. Nagayama, T. Sasao and J. Butler
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2018),
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] A Method to identify affine equivalence classes of logic functions2018

    • 著者名/発表者名
      T. Sasao, K. Matsuura and Y. Iguchi
    • 学会等名
      The 21st Workshop on Synthesis And System Integration of Mixed Information Technologies
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Analysis of cyclic row-shift decompositions for index generation functions2018

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      The 21st Workshop on Synthesis And System Integration of Mixed Information Technologies
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] A Method to identify affine equivalence classes of logic functions2018

    • 著者名/発表者名
      T. Sasao, K. Matsuura and Y. Iguchi
    • 学会等名
      The 21st Workshop on Synthesis And System Integration of Mixed Information Technologies
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Analysis of cyclic row-shift decompositions for index generation functions2018

    • 著者名/発表者名
      J. T. Butler and T. Sasao,
    • 学会等名
      The 21st Workshop on Synthesis And System Integration of Mixed Information Technologies
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A Method to identify affine equivalence classes of logic functions2018

    • 著者名/発表者名
      T. Sasao, K. Matsuura and Y. Iguchi
    • 学会等名
      Workshop on Synthesis And System Integration of Mixed Information Technologies" (SASIMI 2018),
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Netlist conversion from costumer logic interface format (CLIF) to Verilog for legacy circuits,2018

    • 著者名/発表者名
      I. Syafalni, K. Wakasugi, Y. Tongxin, T. Sasao and X. Wen,
    • 学会等名
      The 21st Workshop on Synthesis And System Integration of Mixed Information Technologies
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Netlist conversion from costumer logic interface format (CLIF) to Verilog for legacy circuits2018

    • 著者名/発表者名
      I. Syafalni, K. Wakasugi, Y. Tongxin, T. Sasao and X. Wen,
    • 学会等名
      The 21st Workshop on Synthesis And System Integration of Mixed Information Technologies
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] A logic synthesis for multiple-output linear circuits2018

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Workshop on Logic & Synthesis (IWLS-2018)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] A High-speed low-power deep neural network on an FPGA based on the nested RNS: Applied to an object detector2018

    • 著者名/発表者名
      H. Nakahara and T. Sasao
    • 学会等名
      International Symposium on Circuits and Systems (ISCAS-2018)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Analysis of cyclic row-shift decompositions for index generation functions2018

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      Workshop on Synthesis And System Integration of Mixed Information Technologies" (SASIMI 2018),
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Probe location checker for IC physical verification2017

    • 著者名/発表者名
      I. Syafalni, K. Wakasugi, and T. Sasao
    • 学会等名
      2017 IEEE TENCON
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A random forest using a multi-valued decision diagram2017

    • 著者名/発表者名
      H. Nakahara, A. Jinguji, S. Sato and T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] On affine equivalence of logic functions2017

    • 著者名/発表者名
      T. Sasao and M. Maeta
    • 学会等名
      International Workshop on Logic and Synthesis
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] An exact optimization algorithm for linear decomposition of index generation function2017

    • 著者名/発表者名
      S. Nagayama, T. Sasao, and J. T. Butler,
    • 学会等名
      International Symposium on Multiple-Valued Logic
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] An exact optimization algorithm for linear decomposition of index generation functions2017

    • 著者名/発表者名
      S. Nagayama, T. Sasao and J.T. Butler
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2017)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] A random forest using a multi-valued decision diagram2017

    • 著者名/発表者名
      H. Nakahara, A. Jinguji, S. Sato and T. Sasao,
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2017)
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] Index generation functions: Minimization methods2017

    • 著者名/発表者名
      T. Sasao,
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2017)
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] On affine equivalence of logic functions2017

    • 著者名/発表者名
      T. Sasao and M. Maeta,
    • 学会等名
      International Workshop on Logic and Synthesis
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Probe location checker for IC physical verification2017

    • 著者名/発表者名
      I. Syafalni, K. Wakasugi, and T. Sasao,
    • 学会等名
      2017 IEEE TENCON
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-17K00086
  • [学会発表] An algorithm to find optimum support-reducing decompositions for index generation functions2017

    • 著者名/発表者名
      T. Sasao, K. Matsuura, Y. Iguchi
    • 学会等名
      Design Automation and Test in Europe
    • 発表場所
      Lausanne, Switzerland
    • 年月日
      2017-03-27
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Index generation functions: Minimization methods2017

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] An efficient heuristic algorithm for linear decomposition of index generation functions2016

    • 著者名/発表者名
      S. Nagayama, T. Sasao, and J. T. Butler
    • 学会等名
      International Symposium on Multiple-valued Logic
    • 発表場所
      Sappro, Japan
    • 年月日
      2016-05-18
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Decomposition of index generation functions using a Monte Carlo method2016

    • 著者名/発表者名
      T. Sasao and J. T. Butler
    • 学会等名
      International Workshop on Logic and Synthesis
    • 発表場所
      Austin, Texas, USA
    • 年月日
      2016-06-10
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Multiple-bit-flip detection scheme for a soft-error resilient TCAM2016

    • 著者名/発表者名
      I. Syafalni, T. Sasao and X. Wen
    • 学会等名
      IEEE Computer Society Annual Symposium on VLSI
    • 発表場所
      Pittsburgh, Pennsylvania,USA
    • 年月日
      2016-07-11
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A heuristic decomposition of index generation functions with many variables2016

    • 著者名/発表者名
      T. Sasao, K. Matsuura, Y. Iguchi
    • 学会等名
      The 20th Workshop on Synthesis And System Integration of Mixed Information Technologies
    • 発表場所
      Kyoto, Japan
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Analysis of the number of variables to represent index generation functions2016

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      International Workshop on Boolean Problems
    • 発表場所
      Freiberg, Germany
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A realization of index generation functions using multiple IGUs2016

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-valued Logic
    • 発表場所
      Sapporo, Japan
    • 年月日
      2016-05-18
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] On the inadmissible class of multiple-valued faulty functions under stuck-at fault2016

    • 著者名/発表者名
      D. Chowdhury, D. Das, B. Bhattacharya and T. Sasao
    • 学会等名
      International Symposium on Multiple-valued Logic
    • 発表場所
      Sapporo, Japan
    • 年月日
      2016-05-18
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] An FFT circuit using nested RNS in a digital spectrometer for a radio telescope2016

    • 著者名/発表者名
      H. Nakahara, T. Sasao, H. Nakanishi, K. Iwai, T. Nagao and N. Ogawa,
    • 学会等名
      International Symposium on Multiple-valued Logic
    • 発表場所
      Sapporo, Japan
    • 年月日
      2016-05-18
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] An RNS FFT circuit using LUT cascades based on a modulo EVMDD2015

    • 著者名/発表者名
      H. Nakahara,T. Sasao, H. Nakanishi, and K. Iwai,
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2015)
    • 発表場所
      Waterloo, Canada
    • 年月日
      2015-05-18
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A soft-error tolerant TCAM for multiple-bit flips using partial don’t-care keys2015

    • 著者名/発表者名
      I. Syafalni, T. Sasao, and X. Wen,
    • 学会等名
      International Workshop on Logic and Synthesis,
    • 発表場所
      Mountain View, CA, USA
    • 年月日
      2015-06-12
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A dynamically reconfigurable mixed analog-digital filter bank:Applied to an acoustic diagnostic system2015

    • 著者名/発表者名
      H. Nakahara, H. Yoshida, S-I. Shioya, R. Mikami, and T. Sasao,
    • 学会等名
      the 11th International Symposium on Applied Reconfigurable Computing (ARC-2015),
    • 発表場所
      Bochum, Germany
    • 年月日
      2015-04-13
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Edge reduction for EVMDDs to speed up analysis of multi-state systems2015

    • 著者名/発表者名
      S. Nagayama, T. Sasao, J. T. Butler, M. Thornton, and T. Malikas,
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2015),
    • 発表場所
      Waterloo, Canada
    • 年月日
      2015-05-18
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A reduction method for the number of variables to represent index generation functions: s-Min method2015

    • 著者名/発表者名
      T. Sasao,
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2015),
    • 発表場所
      Waterloo, Canada
    • 年月日
      2015-05-18
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Index generation functions: Logic synthesis for pattern matching,"2015

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      EPFL Workshop on Logic Synthesis and Verification
    • 発表場所
      Lausanne, Switzerland
    • 年月日
      2015-12-10
    • 招待講演 / 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] 高速パターンマッチング用ハードウエアについて2015

    • 著者名/発表者名
      笹尾勤
    • 学会等名
      電子情報通信学会、DC, CPSY研究会
    • 発表場所
      明治大学中野キャンパス
    • 年月日
      2015-04-17
    • 招待講演
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A method to minimize variables for incompletely specified index generation functions using a SAT solver,2015

    • 著者名/発表者名
      T. Sasao, I. Fumishi, and Y. Iguchi,
    • 学会等名
      International Workshop on Logic and Synthesis,
    • 発表場所
      Mountain View, CA, USA
    • 年月日
      2015-06-12
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A deep convolutional neural network using nested residue number system2015

    • 著者名/発表者名
      H. Nakahara and T. Sasao,
    • 学会等名
      The International Conference on Field-programmable Logic and Applications (FPL-2015),
    • 発表場所
      London, United Kingdom,
    • 年月日
      2015-09-03
    • 国際共著/国際学会である
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] A lower bound on the number of variables to represent incompletely specified index generation functions2014

    • 著者名/発表者名
      T. Sasao, Y. Urano and Y. Iguchi,
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2014)
    • 発表場所
      Bremen, Germany
    • 年月日
      2014-05-19
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Inadmissible class of Boolean functions under stuck-at faults2014

    • 著者名/発表者名
      D. K. Das, D. Chowdhury, B. B. Bhattacharya and T. Sasao,
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2014),
    • 発表場所
      Bremen, Germany
    • 年月日
      2014-05-21
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] An update method for a CAM emulator using an LUT cascade based on an EVMDD(k)2014

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2014)
    • 発表場所
      Bremen, Germany
    • 年月日
      2014-05-19
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Analysis methods of multi-state systems partially having dependent components using multiple-valued decision diagrams2014

    • 著者名/発表者名
      S. Nagayama, T. Sasao, J. T. Butler, M. A. Thornton, and T. W. Manikas,
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2014),
    • 発表場所
      Bremen, Germany
    • 年月日
      2014-05-21
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] インデックス生成関数を表現するために必要な変数の個数の平均値について2014

    • 著者名/発表者名
      笹尾勤
    • 学会等名
      2014年 Design & Test Colloquium, (DTC2014)
    • 発表場所
      沼津
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] 不完全定義インデックス生成関数の線形変換を求める発見的手法2014

    • 著者名/発表者名
      笹尾勤、浦野雄太,井口幸洋
    • 学会等名
      電子情報通信学会, 第27回多値論理とその応用研究会,
    • 発表場所
      鹿児島
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A TCAM generator for packet classification2013

    • 著者名/発表者名
      I. Syafalni and T. Sasao
    • 学会等名
      The 31st IEEE International Conference on Computer Design (ICCD-2013)
    • 発表場所
      Asheville, NC, USA
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A heuristic method to find linear decompositions for incompletely specified index generation functions2013

    • 著者名/発表者名
      T. Sasao, Y. Urano, and Y. Iguchi
    • 学会等名
      The 18th workshop on Synthesis and system Integration of Mixed Information Technologies
    • 発表場所
      Sapporo, Japan
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Hardware index to set partition converter2013

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      The 9th International Symposium on Applied Reconfigurable Computing (ARC2013)
    • 発表場所
      Los Angeles
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Cyclic row-shift decompositions for incompletely specified index generation functions2013

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      IWLS-2013
    • 発表場所
      Austin, Texas
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] インデックス生成関数の表現に必要な変数の個数の下界について2013

    • 著者名/発表者名
      浦野雄太、笹尾勤、井口幸洋
    • 学会等名
      第36回多値論理フォーラム
    • 発表場所
      姫路
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A packet classifier using LUT cascades based on EVMDDs(k)2013

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura,
    • 学会等名
      The 23rd International Conference on Field Programmable Logic and Applications
    • 発表場所
      Porto, Portugal
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A packet classifier using parallel EVMDD(k) machine2013

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura
    • 学会等名
      7th IEEE International Symposium on Embedded Multicore SoCs (MCSoC-13)
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Cyclic row-shift decompositions for incompletely specified index generation functions2013

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      Internatioal Workshop on Logic and Synthesis
    • 発表場所
      Austin, Texas
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] An architecture for IPv6 lookup using parallel index generation units2013

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura
    • 学会等名
      The 9th International Symposium on Applied Reconfigurable Computing (ARC2013)
    • 発表場所
      Los Angeles
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A TCAM generator for packet classification2013

    • 著者名/発表者名
      I. Syafalni and T. Sasao
    • 学会等名
      International Conference on Computer Design (ICCD-2013)
    • 発表場所
      Asheville, NC, USA
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] An application of autocorrelation functions to find linear decompositions for incompletely specified index generation functions2013

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2013)
    • 発表場所
      富山
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A packet classifier using parallel EVMDD(k) machine2013

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura
    • 学会等名
      7th IEEE International Symposium on Embedded Multicore SoCs
    • 発表場所
      東京
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Forty years of logic synthesis : Memoir2013

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      RM-2013
    • 発表場所
      Toyama, Japan
    • 年月日
      2013-05-24
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] An architecture for IPv6 lookup using parallel index generation units2013

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura
    • 学会等名
      The 9th International Symposium on Applied Reconfigurable Computing (ARC2013)
    • 発表場所
      Los Angeles, USA
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A Packet Classifier using LUT cascades Based on EVMDDs(k)2013

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura
    • 学会等名
      The 23rd International Conference on Field Programmable Logic and Applications (FPL-2013)
    • 発表場所
      Porto, Portugal
    • 年月日
      2013-09-02
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A heuristic method to find linear decompositions for incompletely specified index generation functions2013

    • 著者名/発表者名
      T. Sasao, Y. Urano, and Y. Iguchi
    • 学会等名
      The 18th workshop on Synthesis and system Integration of Mixed Information
    • 発表場所
      札幌
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A machine to evaluate decomposed multi-terminal multi-valued decision diagrams for characteristic functions2013

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2013)
    • 発表場所
      富山
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Hardware index to set partition converter2013

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      The 9th International Symposium on Applied Reconfigurable Computing (ARC2013)
    • 発表場所
      Los Angeles, USA
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A fast simplification algorithm for packet classification2013

    • 著者名/発表者名
      I.Syafalni and T. Sasao
    • 学会等名
      The 18th workshop on Synthesis and system Integration of Mixed Information Technologies
    • 発表場所
      Sapporo, Japan
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Four decades of multi-valued logic: Lists of highly cited papers2013

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2013)
    • 発表場所
      富山
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A fast head-tail expression generator for TCAM: Application to packet classification2012

    • 著者名/発表者名
      I. Syafalni and T. Sasao
    • 学会等名
      IEEE Computer Society Annual Symposium on VLSI (ISVLSI-2012)
    • 発表場所
      Amherst, USA
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Hardware index to permutation converter2012

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      19th Reconfigurable Architectures Workshop
    • 発表場所
      Shanghai, China
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] On a wideband fast Fourier transform using piecewise linear approximations: Application to a radio telescope spectrometer2012

    • 著者名/発表者名
      H. Nakahara, H. Nakanishi, and T. Sasao
    • 学会等名
      The 12th IEEE International Conference on Algorithms and Architectures for Parallel Processing (ICA3PP2012)
    • 発表場所
      Fukuoka, Japan
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] On a wideband fast Fourier transform for a radio telescope2012

    • 著者名/発表者名
      H. Nakahara, H. Nakanishi, and T. Sasao
    • 学会等名
      The 3rd International Workshop on Highly Efficient Accelerators and Reconfigurable Technologies (HEART 2012)
    • 発表場所
      Okinawa, Japan
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Row-shift decompositions for index generation functions2012

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      Design, Automation and Test in Europe, (DATE-2012)
    • 発表場所
      Dresden, Germany
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Multiple-valued input index generation functions : Optimization by linear transformation2012

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic
    • 発表場所
      Victoria, Canada
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Analysis of multi-state systems with multi-state components using EVMDDs2012

    • 著者名/発表者名
      S. Nagayama, T. Sasao, and J. T. Butler
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2012)
    • 発表場所
      Victoria, Canada
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] On a wideband fast Fourier transform using piecewise linear approximations : Application to a radio telescope spectrometer2012

    • 著者名/発表者名
      H. Nakahara, H. Nakanishi, and T. Sasao
    • 学会等名
      The 12th IEEE International Conference on Algorithms and Architectures for Parallel Processing
    • 発表場所
      Lecture Notes in Computer Science
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A fast head-tail expression generator for TCAM : Application to packet classification2012

    • 著者名/発表者名
      I. Syafalni and T. Sasao
    • 学会等名
      IEEE Computer Society Annual Symposium on VLSI (ISVLSI-2012)
    • 発表場所
      Amherst, USA21
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Multiple-valued input index generation functions: Optimization by linear transformation2012

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2012)
    • 発表場所
      Victoria, Canada
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] On a wideband fast Fourier transform for a radio telescope2012

    • 著者名/発表者名
      H. Nakahara, H. Nakanishi, and T. Sasao
    • 学会等名
      the 3rd International Workshop on Highly Efficient Accelerators and Reconfigurable Technologies (HEART 2012)
    • 発表場所
      Okinawa, Japan
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Linear decomposition of index generation functions2012

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      17th Asia and South Pacific Design Automation Conference (ASP-DAC 2012)
    • 発表場所
      Sydney, Australia
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Analysis of multi-state systems with multi-state components using EVMDDs2012

    • 著者名/発表者名
      S. Nagayama, T. Sasao, and J. T. Butler
    • 学会等名
      International Symposium on Multiple-Valued Logic
    • 発表場所
      Victoria, Canada
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Multi-terminal multiple-valued decision diagrams for characteristic function representing cluster decomposition2012

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2012)
    • 発表場所
      Victoria, Canada
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A low-cost and high-performance virus scanning engine using a binary CAM emulator and an MPU2012

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura
    • 学会等名
      8th International Symposium on Applied Reconfigurable Computing
    • 発表場所
      Hong-Kong
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] On a prefetching heterogeneous MDD machine2011

    • 著者名/発表者名
      H. Nakahara, T. Sasao, and M. Matsuura
    • 学会等名
      The 54th IEEE International Midwest Symposium on Circuits and Systems
    • 発表場所
      Korea
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Fast hardware computation of x mod z2011

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      18th Reconfigurable Architectures Workshop (RAW 2011)
    • 発表場所
      Anchorage, Alaska, USA
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A Comparison of heterogeneous multi-valued decision diagram machines for multiple-output logic functions2011

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2011)
    • 発表場所
      Tuusula, Finland
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Index generation functions : Recent developments2011

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2011)
    • 発表場所
      Tuusula, Finland
    • 招待講演
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] On a prefetching heterogeneous MDD machine2011

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura
    • 学会等名
      The 54th IEEE International Midwest Symposium on Circuits and Systems
    • 発表場所
      Seoul, Korea
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Fast constant weight codeword to index converter2011

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      The 54th IEEE International Midwest Symposium on Circuits and Systems
    • 発表場所
      Korea
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Numeric function generators using piecewise arithmetic expressions2011

    • 著者名/発表者名
      S. Nagayama, T. Sasao, and J. T. Butler
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2011)
    • 発表場所
      Tuusula, Finland
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Index generation functions: Recent developments (招待講演)2011

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2011)
    • 発表場所
      Tuusula, Finland
    • 招待講演
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Fast constant weight codeword to index converter2011

    • 著者名/発表者名
      J. T. Butler and T. Sasao
    • 学会等名
      The 54th IEEE International Midwest Symposium on Circuits and Systems
    • 発表場所
      Seoul, Korea
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Smith-WatemanアルゴリズムのFPGA上への実装とその評価に関する研究2010

    • 著者名/発表者名
      清水敬介, 笹尾勤, 中原啓貴
    • 学会等名
      電子情報通信学会第23回多値とその応用研究会
    • 発表場所
      東京
    • 年月日
      2010-01-09
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 並列ブランチング・プログラム・マシンを用いたパケット分類器について2010

    • 著者名/発表者名
      中原啓貴, 笹尾勤, 松浦宗寛, 川村嘉郁
    • 学会等名
      電子情報通信学会RECONF研究会
    • 発表場所
      慶応大
    • 年月日
      2010-01-27
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 4値CAMを用いた分類関数の実現について2010

    • 著者名/発表者名
      笹尾勤
    • 学会等名
      電子情報通信学会第23回多値とその応用研究会
    • 発表場所
      東京
    • 年月日
      2010-01-09
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 種々の決定グラフマシンのアーキテクチャの比較について2010

    • 著者名/発表者名
      中原啓貴, 笹尾勤, 松浦宗寛
    • 学会等名
      電子情報通信学会第23回多値とその応用研究会
    • 発表場所
      東京
    • 年月日
      2010-01-09
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] FPGA上に実現したいくつかの近似マッチングアルゴリズムの比較に関する研究2010

    • 著者名/発表者名
      清水敬介, 中原啓貴, 笹尾勤, 松浦宗寛
    • 学会等名
      電子情報通信学会VLSI設計技術研究会
    • 発表場所
      沖縄
    • 年月日
      2010-03-12
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 種々の決定グラフマシンのアーキテクチャの比較について2010

    • 著者名/発表者名
      中原啓貴, 笹尾勤, 松浦宗寛
    • 学会等名
      電子情報通信学会「第23回多値論理とその応用研究会」
    • 発表場所
      明治大学
    • 年月日
      2010-01-09
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Smith- WatermanアルゴリズムのFPGA上への実装とその評価に関する研究2010

    • 著者名/発表者名
      清水敬介, 笹尾勤, 中原啓貴
    • 学会等名
      電子情報通信学会「第23回多値論理とその応用研究会」
    • 発表場所
      明治大学
    • 年月日
      2010-01-09
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 並列ブランチング・プログラム・マシンを用いたパケット分類器について2010

    • 著者名/発表者名
      中原啓貴, 笹尾勤, 松浦宗寛, 川村嘉郁
    • 学会等名
      電子情報通信学会RECONF研究会
    • 発表場所
      東京
    • 年月日
      2010-01-27
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 4値CAMを用いた分類関数の実現について2010

    • 著者名/発表者名
      笹尾勤
    • 学会等名
      電子情報通信学会「第23回多値論理とその応用研究会」
    • 発表場所
      明治大学
    • 年月日
      2010-01-09
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] FPGA上に実現した二つの近似文字列マッチングアルゴリズムの比較2010

    • 著者名/発表者名
      清水敬介, 中原啓貴, 笹尾勤, 松浦宗寛
    • 学会等名
      電子情報通信学会VLSI設計技術研究会
    • 発表場所
      那覇
    • 年月日
      2010-03-12
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Emulation of sequential circuits by a parallel branching program machine2009

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura, Y. Kawamura
    • 学会等名
      5th International Workshop on Applied Reconfigurable Computing
    • 発表場所
      Karlsruhe, Germany
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 並列ふるい法とMPUを用いたウイルス検出エンジンについて2009

    • 著者名/発表者名
      中原啓貴, 笹尾勤, 松浦宗寛, 川村嘉郁
    • 学会等名
      電子情報通信学会RECONF研究会
    • 発表場所
      高知
    • 年月日
      2009-12-03
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] A quaternary decision diagram machine and the optimization of its code2009

    • 著者名/発表者名
      T.Sasao, H.Nakahara, M.Matsuura, Y.Kawamura, J.T.Butler
    • 学会等名
      39th International Symposium on Multiple-Valued Logic
    • 発表場所
      Okinawa, Japan
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] The Parallel sieve method for a virus scanning engine2009

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura, Y. Kawamura
    • 学会等名
      12th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools (DSD 2009)
    • 発表場所
      Patras, Greece
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the number of LUTS to realize sparse logic functions2009

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      18th International Workshop on Logic and Synthesis, (IWLS- 2009)
    • 発表場所
      Berkeley, CA, U.S.A.
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] A virus scanning engine using a parallel finite-input memory machine and MPUs2009

    • 著者名/発表者名
      H.Nakahara, T.Sasao, M.Matsuura, Y.Kawamura
    • 学会等名
      19th International Conference on Field Programmable Logic and Applications
    • 発表場所
      Prague, Czech Republic
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Floating-point numerical function generators using EVMDDs for monotone elementary functions2009

    • 著者名/発表者名
      S. Nagayama, T. Sasao, J.T. Butler
    • 学会等名
      39th International Symposium on Multiple-Valued Logic (ISMVL 2009)
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 並列ブランチング・プログラム・マシンを用いた順序回路の模擬について2009

    • 著者名/発表者名
      中原啓貴, 笹尾勤, 松浦宗寛, 川村嘉郁
    • 学会等名
      電子情報通信学会VLSI設計技術研究会
    • 発表場所
      那覇
    • 年月日
      2009-03-12
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the number of LUTs to realize sparse logic functions2009

    • 著者名/発表者名
      T.Sasao
    • 学会等名
      18th International Workshop on Logic and Synthesis
    • 発表場所
      Berkeley, CA, U.S.A.
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] LUTMIN : FPGA logic synthesis with MUX-based and cascade realizations2009

    • 著者名/発表者名
      T.Sasao, A.Mishchenko
    • 学会等名
      18th International Workshop on Logic and Synthesis
    • 発表場所
      Berkeley, CA, U.S.A.
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] A virus scanning engine using a parallel finite-input memory machines and MPUs2009

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura, Y. Kawamura
    • 学会等名
      19th International Conference on Field Programmable Logic and Applications (FPL-2009)
    • 発表場所
      Prague. Czech Republic
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 並列プランチンク・プログラム・マシンを用いた順序回路の模擬について2009

    • 著者名/発表者名
      中原啓貴, 笹尾勤, 松浦宗寛, 川村嘉郁
    • 学会等名
      電子情報通信学会, VLSI設計技術研究会
    • 発表場所
      那覇市
    • 年月日
      2009-03-11
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 不完全定義インデックス生成関数の変数最小化について2009

    • 著者名/発表者名
      中村高明, 笹尾勤, 松浦宗寛
    • 学会等名
      電子情報通信学会, VLSI設計技術研究会
    • 発表場所
      那覇市
    • 年月日
      2009-03-11
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] LUTMIN: FPGA logic synthesis with MUX-based and cascade realizations2009

    • 著者名/発表者名
      T. Sasao, A. Mishchenko
    • 学会等名
      18th International Workshop on Logic and Synthesis, (IWLS- 2009)
    • 発表場所
      Berkeley
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Logic functions for cryptography-A tutorial2009

    • 著者名/発表者名
      J.T.Butler, T.Sasao
    • 学会等名
      Reed-Muller Workshop
    • 発表場所
      Okinawa, Japan
    • 年月日
      2009-05-24
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Bent functions and their relation to switching circuit theory2009

    • 著者名/発表者名
      J.T.Butler, T.Sasao
    • 学会等名
      Reed-Muller Workshop
    • 発表場所
      Okinawa, Japan
    • 年月日
      2009-05-24
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Logic functions for cryptography- A tutorial2009

    • 著者名/発表者名
      J.T. Butler, T. Sasao
    • 学会等名
      Reed-Muller Workshop (RM2009)
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] A quaternary decision diagram machine and the optimization of its code2009

    • 著者名/発表者名
      T. Sasao, H. Nakahara, M. Matsuura, Y. Kawamura, J.T. Butler
    • 学会等名
      39th International Symposium on Multiple-Valued Logic (ISMVL 2009)
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Representation of incompletely specified index generation functions using minimal number of compound variables2009

    • 著者名/発表者名
      T. Sasao, T. Nakamura, M. Matsuura
    • 学会等名
      12th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools (DSD 2009)
    • 発表場所
      Patras, Greece
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] A parallel sieve method for the virus scanning engine2009

    • 著者名/発表者名
      H.Nakahara, T.Sasao, M.Matsuura, Y.Kawamura
    • 学会等名
      11th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools
    • 発表場所
      Patras, Greece
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 3アドレスQDDマシン用コードの最適アルゴリズムについて2009

    • 著者名/発表者名
      福山泰介, 笹尾勤, 松浦宗寛
    • 学会等名
      電子情報通信学会RECONF研究会
    • 発表場所
      高知
    • 年月日
      2009-12-04
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Representation of incompletely specified index generation functions using minimal number of compound variables2009

    • 著者名/発表者名
      S.Nagayama, T.Sasao, J.T.Butler
    • 学会等名
      39th International Symposium on Multiple-Valued Logic
    • 発表場所
      Okinawa, Japan
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 不完全定義インデックス生成関数の変数最小化について2009

    • 著者名/発表者名
      中村高明, 笹尾勤, 松浦宗寛
    • 学会等名
      電子情報通信学会VLSI設計技術研究会
    • 発表場所
      那覇
    • 年月日
      2009-03-11
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Representation of incompletely specified index generation functions using minimal number of compound variables2009

    • 著者名/発表者名
      T.Sasao, T.Nakamura, M.Matsuura
    • 学会等名
      11th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools
    • 発表場所
      Patras, Greece
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 書換え可能な二変数関数の数値計算回路について2008

    • 著者名/発表者名
      永山忍, 笹尾勤, J.T. Butler
    • 学会等名
      電子情報通信学会リコンフィギャラブルシステム研究会
    • 発表場所
      北九州市
    • 年月日
      2008-11-18
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Representations of two-variable elementary functions using EVMDDs and their applications to function generators2008

    • 著者名/発表者名
      S. Nagayama, T. Sasao
    • 学会等名
      International Symposium on Multiple-valued Logic (ISMVL-2008)
    • 発表場所
      Dallas, TX
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Numerical function generators using bilinear interpolation2008

    • 著者名/発表者名
      S. Nagayama, T. Sasao, J. T. Butler
    • 学会等名
      The International Conference on Field Programmable Logic and Applications (FPL-2008)
    • 発表場所
      Heidelberg, Germany
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Programmable numerical function generators for two-variable functions2008

    • 著者名/発表者名
      S. Nagayama, J.T. Butler, T. Sasao
    • 学会等名
      DSD 2008, 10th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools
    • 発表場所
      Parma, Italy
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the number of variables to represent sparse logic functions2008

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      The 2008 International Conference on Computer-Aided Design (ICCAD-2008)
    • 発表場所
      San Jose, California, USA
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the number of variables to represent sparse logic functions2008

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      ICCAD-2008
    • 発表場所
      San Jose, California, USA
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the complexity of classification functions2008

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-valued Logic (ISMVL-2008)
    • 発表場所
      Dallas, TX
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the complexity of classification functions2008

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-valued Logic (ISMVL-2008)
    • 発表場所
      Dallas, TX, USA
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] メモリ構造をしたプログラム可能論理素子とその応用2008

    • 著者名/発表者名
      笹尾勤
    • 学会等名
      電子情報通信学会2008総合全国大会
    • 発表場所
      北九州学術研究都市
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Programmable numerical function generators for two-variable functions2008

    • 著者名/発表者名
      S. Nagayama, J. T. Butler, T. Sasao
    • 学会等名
      10th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools(DSD 2008)
    • 発表場所
      Parma, Italy
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the complexity of single-digit error detection function in redundant residue number system2008

    • 著者名/発表者名
      T. Sasao, Y. Iguchi
    • 学会等名
      10th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools
    • 発表場所
      Parma, Italy
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the number of variables to represent sparse logic functions2008

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      17th InternationalWorkshop on Logic & Synthesis (IWLS- 2008)
    • 発表場所
      Lake Tahoe, California, USA
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the complexity of single-digit error detection function in redundant residue number system2008

    • 著者名/発表者名
      T. Sasao, Y. Iguchi
    • 学会等名
      10th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools(DSD2008)
    • 発表場所
      Parma, Italy
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Representations of two-variable elementary functions using EVMDDs and their applications to function generators2008

    • 著者名/発表者名
      S. Nagayama, T. Sasao
    • 学会等名
      International Symposium on Multiple-valued Logic (ISMVL-2008)
    • 発表場所
      Dallas, TX, USA
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Numerical function generators using bilinear interpolation2008

    • 著者名/発表者名
      S. Nagayama, T. Sasao, , J.T. Butler
    • 学会等名
      FPL-2008
    • 発表場所
      Heidelberg, Germany
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] 書換え可能な二変数関数の数値計算回路について2008

    • 著者名/発表者名
      永山忍, 笹尾勤, Jon T. Butler
    • 学会等名
      電子情報通信学会, リコンフィギヤラブルシステム研究会, RECONF2008-49
    • 発表場所
      北九州市
    • 年月日
      2008-11-18
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On the number of variables to represent sparse logic funotions2008

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      17th International Workshop on Logic & Synthesis (IWLS-2008)
    • 発表場所
      Lake Tahoe, California, USA
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] An implementation of an address generator using hash memories2007

    • 著者名/発表者名
      T.Sasao and M.Matsuura
    • 学会等名
      10th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools
    • 発表場所
      Lubeck,Germany
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] The eigenfunction of the Reed-Muller transformation2007

    • 著者名/発表者名
      T.Sasao and J.T.Butler
    • 学会等名
      RM-2007
    • 発表場所
      Oslo,Norway
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Implementations of reconfigurable logic arrays on FPGAs2007

    • 著者名/発表者名
      T. Sasao, H. Nakahara
    • 学会等名
      International Conference on Field-Programmable Technology 2007 (ICFPT'07)
    • 発表場所
      Kitakyushu, Japan
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Representations of elementary functions using edge-valued MDDs2007

    • 著者名/発表者名
      S. Nagayama, T. Sasao
    • 学会等名
      ISMVL-2007
    • 発表場所
      Oslo, Norway
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] An Application of 16-Valued logic to design of reconfigurable logic arrays2007

    • 著者名/発表者名
      T.Sasao
    • 学会等名
      ISMVL-2007
    • 発表場所
      Oslo,Norway
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Sum-of-generalized products expressions:Applications and minimization2007

    • 著者名/発表者名
      T.Sasao
    • 学会等名
      IWLS-2007
    • 発表場所
      San Diego,U.S.A
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] An implementation of an address generator using hash memories2007

    • 著者名/発表者名
      T. Sasao, M. Matsuura
    • 学会等名
      DSD 2007, 10th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools
    • 発表場所
      Lubeck, Germany
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] The eigenfunction of the Reed-Muller transformation2007

    • 著者名/発表者名
      T. Sasao, J.T. Butler
    • 学会等名
      RM- 2007
    • 発表場所
      Oslo, Norway
    • 年月日
      2007-05-16
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Implementations of reconfigurable logic arrays on FPGAs2007

    • 著者名/発表者名
      T.Sasao and H.Nakahara
    • 学会等名
      International Conference on Field-Programmable Technology 2007
    • 発表場所
      Kitakyushu,Japan
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] A hybrid logic simulator using LUT cascade emulators2007

    • 著者名/発表者名
      H.Nakahara, T.Sasao, and M.Matsuura
    • 学会等名
      The 14th Workshop on Synthesis And System Integration of Mixed Information technologies
    • 発表場所
      Sapporo,Japan
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] An Application of 16-Valued logic to design of reconfigurable logic arrays2007

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      ISMVL-2007
    • 発表場所
      Oslo, Norway
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On designs of radix converters using arithmetic decompositions2007

    • 著者名/発表者名
      Y.Iguchi, T.Sasao, and M.Matsuura
    • 学会等名
      ISMVL-2007
    • 発表場所
      Oslo,Norway
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Design method of numerical function generators based on polynomial approximation for FPGA implementation2007

    • 著者名/発表者名
      S. Nagayama, T. Sasao, J.T. Butler
    • 学会等名
      DSD 2007, 10th EUROMICRO Conference on Digital System Design, Architectures, Methods and Tools
    • 発表場所
      Lubeck, Germany
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Sum-of-generalized products expressions: Applications and minimization2007

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      IWLS-2007
    • 発表場所
      San Diego, California, U.S. A
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Representations of elementary functions using edge-valued MDDs2007

    • 著者名/発表者名
      S.Nagayama and T.Sasao
    • 学会等名
      ISMVL-2007
    • 発表場所
      Oslo,Norway
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Design method of numerical function generators based on polynomial approximation for FPGA implementation2007

    • 著者名/発表者名
      S.Nagayama, T.Sasao, and J.T.Butler
    • 学会等名
      10th EUROMICRO Coference on Digital System Design, Architectures, Methods and Tools
    • 発表場所
      Lubeck,Germany
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] On designs of radix converters using arithmetic decompositions2007

    • 著者名/発表者名
      Y. Iguchi, T. Sasao, M. Matsuura
    • 学会等名
      ISMVL-2007
    • 発表場所
      Oslo, Norway
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] An application of autocorrelation functions to find linear decompositions for incompletely specified index generation functions

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2013)
    • 発表場所
      Toyama, Japan
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A machine to evaluate decomposed multi-terminal multi-valued decision diagrams for characteristic functions

    • 著者名/発表者名
      H. Nakahara, T. Sasao and M. Matsuura
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2013)
    • 発表場所
      Toyama, Japan
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] A hybrid logic simulator using LUT cascade emulators

    • 著者名/発表者名
      H. Nakahara, T. Sasao, M. Matsuura
    • 学会等名
      The 14th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2007)
    • 発表場所
      Sapporo, Japan
    • データソース
      KAKENHI-PROJECT-19300013
  • [学会発表] Soft-error tolerant TCAMs for high-reliability packet classifications

    • 著者名/発表者名
      Infall Syafalni, Tsutomu Sasao, Xiaoqing Wen, Stefan Holst, Kohei Miyase
    • 学会等名
      APCCAS 2014
    • 発表場所
      Ishigaki, Japan
    • 年月日
      2014-11-17 – 2014-11-20
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] On the average number of variables to represent incompletely specified index generation functions

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Workshop on Logic and Synthesis
    • 発表場所
      San Francisco, USA
    • 年月日
      2014-05-20 – 2014-06-01
    • データソース
      KAKENHI-PROJECT-26330072
  • [学会発表] Minimization of the number of edges in an EVMDD by variable grouping for fast analysis of multi-state systems

    • 著者名/発表者名
      S. Nagayama, T. Sasao, and J. T. Butler
    • 学会等名
      International Symposium on Multiple-Valued Logic (ISMVL-2013)
    • 発表場所
      Toyama, Japan
    • データソース
      KAKENHI-PROJECT-23300016
  • [学会発表] Four decades of multi-valued logic : Lists of highly cited papers

    • 著者名/発表者名
      T. Sasao
    • 学会等名
      International Symposium on Multiple-Valued Logic
    • 発表場所
      Toyama, Japan
    • データソース
      KAKENHI-PROJECT-23300016
  • 1.  井口 幸洋 (60201307)
    共同の研究課題数: 8件
    共同の研究成果数: 26件
  • 2.  梶原 誠司 (80252592)
    共同の研究課題数: 6件
    共同の研究成果数: 0件
  • 3.  神田 徳夫 (10099864)
    共同の研究課題数: 5件
    共同の研究成果数: 0件
  • 4.  寺田 浩詔 (80028985)
    共同の研究課題数: 3件
    共同の研究成果数: 0件
  • 5.  西川 博昭 (60180593)
    共同の研究課題数: 3件
    共同の研究成果数: 0件
  • 6.  BUTLER JON T
    共同の研究課題数: 3件
    共同の研究成果数: 29件
  • 7.  浅田 勝彦 (10029093)
    共同の研究課題数: 2件
    共同の研究成果数: 0件
  • 8.  亀山 充隆 (70124568)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 9.  羽生 貴弘 (40192702)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 10.  樋口 龍雄 (20005317)
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 11.  SMITH Kennet
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 12.  SILIO Charle
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 13.  SILIO Carles B.
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 14.  CHARLES B Si
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 15.  JON T Butler
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 16.  KENNETH C Sm
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 17.  HIKOAKI NI@sHIKAWA
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 18.  KATSUHIKO ASADA
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 19.  TSUTOMU SASAo
    共同の研究課題数: 1件
    共同の研究成果数: 0件
  • 20.  永山 忍
    共同の研究課題数: 0件
    共同の研究成果数: 1件
  • 21.  温 暁青
    共同の研究課題数: 0件
    共同の研究成果数: 1件
  • 22.  中原 啓貴
    共同の研究課題数: 0件
    共同の研究成果数: 1件

URL: 

この研究者とORCID iDの連携を行いますか?
※ この処理は、研究者本人だけが実行できます。

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi